1867ВЦ8Ф

Двухпроцессорная СБИС с 32-разрядными DSP с плавающей запятой и развитой периферией

Характеристики


  • Архитектура и система команд — TMS320C40
  • Тактовая частота процессора — до100 МГц
  • Производительность — не менее 100 MFLOPS (ПЗ), 50MIPS (ФЗ)
  • Устройство UART
  • Устройство Ethernet 10/100 (IEEE 802.3x)
  • Устройство USB 2.0
  • Устройство MIL-STD-1553
  • Устройство доступа к периферии (коммутатор)
  • Порт отладки JTAG (IEEE 1149.1)
  • Напряжение питания ядра 1,8 В, буферов ввода/вывода — 3,3 В
  • Диапазон рабочих температур от -60°С до +85 °С

Основные области применения:

  • встроенные цифровые системы управления и обработки информации
  • многомашинные системы авиационных терминалов связи
  • бортовые вычислительные модули

Документация

Средства для программирования и отладки


Интегрированная среда разработки и отладки Code Composer
Программные средства – Macro Assembler/ C/Linker/Archiver/HexConverter
Аппаратные средства для разработки – оценочный модуль КФДЛ.301411.241 (НИИЭТ)

Галерея


Схема электрическая структурная

Условное графическое изображение микросхемы

Поддержка

ИМС 1867ВЦ8Ф содержит следующие основные блоки:

  • ядро ПЦОС 1;
  • ядро ПЦОС 2;
  • блок управления сбросом (блок сброса);
  • блок PLL ПЦОС; — блок коммутатора (COMMUTATOR);
  • блок преобразователя сигналов локальной шины ПЦОС в сигналы шины Wishbone (LB_WB_MEM 16К×32);
  • блок преобразователя сигналов локальной шины ПЦОС в сигналы шины AMBA AHB (LB_AHB_MEM 16К×32);
  • периферийное устройство UART c архитектурой UART 16550;
  • периферийное устройство USB 2.0 FIFO 8×32, 16×32;
  • периферийное устройство Ethernet 10/100 FIFO 2K×40, 4K×36;
  • периферийное устройство MIL-Std-1553 3K×18;
  • блок PLL UART.

Условные обозначения структурной схемы

Условное обозначение Описание
COMM0_1/COMM1_1
COMM2_1/COMM4_1
COMM5_1
Сигналы коммуникационного порта 0, 1, 2, 4, 5 ядра ПЦОС 1
GB_1/GB_2 Сигналы глобальной шины ядра ПЦОС 1 и ядра ПЦОС 2
CLKIN Сигнал тактирования ядра ПЦОС 1 и ядра ПЦОС 2
RS Сигнал сброса ядра ПЦОС 1 и ядра ПЦОС 2
COMM1_2/COMM2_2
COMM3_2/COMM4_2
COMM5_2
Сигналы коммуникационного порта 1, 2, 3, 4, 5 ядра ПЦОС 2
RS_COMM Сигнал сброса
X2_CLKIN_COMM Сигнал тактирования, подаваемый на блок PLL ПЦОС
CntrlPLL Сигнал включения/выключения PLL ПЦОС
IIOFXi_1/IIOFXо_1
IIOFXpad_1/IIOFXpad_2
Входные/выходные сигналы общего назначения и сигналов прерывания
IIOF3 – IIOF0 ядра ПЦОС 1 и ПЦОС 2

Обсудить на форуме

Оставить заявку



Добавить комментарий

Ваш e-mail не будет опубликован. Обязательные поля помечены *