# МИКРОСХЕМА ИНТЕГРАЛЬНАЯ 1273ПА13Т

# Руководство пользователя

# Содержание

| Введение                                                  | 4  |
|-----------------------------------------------------------|----|
| 1 Назначение и основные характеристики микросхемы         | 5  |
| 1.1 Архитектурные характеристики микросхемы               | 5  |
| 1.2 Конструктивные характеристики микросхемы              | 5  |
| 1.3 Электрические характеристики микросхемы               | 9  |
| 2 Общая характеристика микросхемы                         | 11 |
| 3 Описание устройства                                     | 13 |
| 3.1 Последовательный интерфейс для управления регистрами  | 13 |
| 3.2 Общее описание последовательного интерфейса           | 13 |
| 3.3 Командный байт                                        | 14 |
| 3.4 Описание выводов последовательного интерфейса         | 14 |
| 3.5 MSB/LSB форматы передачи                              | 15 |
| 3.6 Замечания относительно работы последовательного порта | 17 |
| 3.7 Структура ЦАП                                         | 17 |
| 3.8 Работа ЦАП                                            | 18 |
| 3.9 Режим 1R/2R                                           | 20 |
| 3.10 Тактовый вход                                        | 20 |
| 3.11 Программируемая ФАПЧ                                 | 22 |
| 3.12 Рассеиваемая мощность                                | 25 |
| 3.13 Режимы сна и низкого потребления мощности            | 27 |
| 3.14 Двухпортовый режим ввода данных                      | 27 |
| 3.15 Двухпортовый режим ввода данных, ФАПЧ разрешена      | 28 |
| 3.16 Инверсия DATACLK                                     | 29 |
| 3.17 Нагрузочная способность формирователя DATACLK        | 29 |
| 3.18 Однопортовый режим, ФАПЧ разрешена                   | 29 |
| 3.19 Инверсия ONEPORTCLK                                  | 30 |
| 3.20 Нагрузочная способность формирователя ONEPORTCLK     | 31 |
| 3.21 IQ спаривание                                        | 31 |
| 3.22 Двухпортовый режим, ФАПЧ запрещена                   | 31 |
| 3.23 Однопортовый режим, ФАПЧ запрещена                   | 32 |
| 3.24 Режимы цифрового фильтра                             | 33 |
| 3.25 Амплитудная модуляция                                | 36 |
| 3.26 Модуляция, интерполяция запрещена                    | 37 |
| 3.27 Модуляция, интерполяция = 2×                         | 38 |
| 3.28 Модуляция, интерполяция = 4×                         | 39 |
| 3.29 Модуляция, интерполяция = 8×                         | 40 |
| 3.30 Ноль-дополнение                                      | 41 |
| 3.31 Модуляция (режим комплексного микширования)          | 42 |
| 3.32 Операции на комплексных сигналах                     | 42 |
| 3.33 Комплексная модуляция и подавление боковой полосы    | 43 |
| 3.34 Подавление боковой полосы модулированных несущих     | 46 |
| 3.35 Управление режимом через SPI                         | 53 |
| 3.36 Описание регистров SPI                               | 54 |

| 4 Указания по применению и эксплуатации                             | 59 |
|---------------------------------------------------------------------|----|
| 4.1 Источник опорного напряжения                                    | 59 |
| 4.2 Различные виды подключения выходных цепей                       | 59 |
| 4.3 Небуферизованный дифференциальный выход                         | 60 |
| 4.4 Дифференциальное подключение, использующее трансформатор        | 61 |
| 4.5 Дифференциальное подключение, использующее операционный         |    |
| усилитель                                                           | 61 |
| 4.6 Рекомендации по обеспечению питания, заземления и экранирования | 62 |
| Заключение                                                          | 64 |
| Приложение А (обязательное) Термины, определения и буквенные        |    |
| обозначения параметров, не установленные действующими               |    |
| стандартами                                                         | 65 |
| Лист регистрации изменений                                          | 67 |

# Введение

Развитие цифровой техники и цифровых методов обработки сигналов определяет современные тенденции в разработке разнообразных устройств и приборов, при этом значительная роль принадлежит аналого-цифровому и цифро-аналоговому преобразованию. Такое преобразование широко используется всех областях радиоэлектроники, различной во В измерительной и контрольной аппаратуре, системах связи, радиовещании и телевидении.

Цифро-аналоговые преобразователи (ЦАП) предназначены для преобразования сигнала, определенного, как правило, в виде двоичного кода в напряжение или ток, пропорциональные значению цифрового кода.

Настоящее руководство КФДЛ.431328.020 предназначено для изучения интегральной микросхемы 1273ПА13Т, содержит описание принципа работы, технические характеристики и другие сведения, необходимые для полного использования ее технических возможностей.

#### 1 Назначение и основные характеристики микросхемы

ИС 1273ПА13Т – микросхема двойного 14-разрядного параллельного цифро-аналогового преобразователя (ЦАП) на источниках тока.

Основной областью применения микросхемы является одноканальное и многоканальное передающее коммуникационное оборудование, использующее цифровую модуляцию. К нему относятся как беспроводные передающие системы базовых станций сотовой связи, так и кабельные передатчики, модемы и другое оборудование.

#### 1.1 Архитектурные характеристики микросхемы

Микросхема имеет порт последовательного интерфейса, встроенный источник опорного напряжения, умножитель тактовой частоты, а в каждом канале имеются: параллельный интерфейс входных данных, цифровой квадратурный модулятор, пара комплементарных токовых выходов и цифровые интерполирующие фильтры. Микросхема 1273ПА13Т питается от двух источников напряжением 1,8 В и одного – напряжением 3,3 В и имеет два режима пониженного потребления мощности.

Характеристики ЦАП:

- максимальная частота обновления выходных данных 400 МГц;

- максимальная частота обновления входных данных 160 МГц;

- время установления  $t_{\rm S} = 0,011$  мкс;

- интегральная нелинейность (типовое значение)  $E_L = \pm 5,0$  MP,

- дифференциальная нелинейность  $E_{LD} = \pm 3,0$  MP;

- разрядность 14 бит (16 384 значения выходного тока);

- дифференциальные токовые выходы IOUTA, IOUTB: максимальные токи I<sub>OUTA</sub>, I<sub>OUTB</sub> от 2 до 20 мА;

- входные триггеры-защелки, срабатывающие по фронту тактового сигнала;

- диапазон температур окружающей среды: от минус 60 до 85 °С.

#### 1.2 Конструктивные характеристики микросхемы

Микросхема 1273ПА13Т выполнена в 88-выводном металлокерамическом корпусе 4235.88-1.

Масса микросхемы не более 4,5 г.

Условное графическое обозначение микросхемы 1273ПА13Т приведено на рисунке 1.

Функциональное назначение выводов приведено в таблице 1.



Рисунок 1 – Условное графическое обозначение ИС 1273ПА13Т

|                |                    | -<br>-                               | т      |
|----------------|--------------------|--------------------------------------|--------|
| Номер вывода   | Обозначение вывода | Функциональное назначение            | Тип    |
| 1              | 2                  | вывода                               | вывода |
| 1              |                    | <u> </u>                             | 4      |
| 65             | KEFIO              | Вход/выход ИОН                       | 1/0    |
| 2              |                    | Вход фильтра ФАПЧ                    | 1      |
| 5              | CLK+               | Дифференциальный вход                | -      |
|                | ~~~~ //            | тактового сигнала, прямой вход       | 1      |
| 6              | CLK-#              | Дифференциальный вход                | Ŧ      |
| 10             |                    | тактового сигнала, инверсныи вход    | 1      |
| 10             | DATACLK/           | Вход тактовой частоты данных/        | 1      |
|                | PLL_LOCK           | выход индикации захвата фазы<br>ФАПЧ | 0      |
| 13–18. 21–26.  | P1B13–P1B0         | Биты входных данных В13–В0           |        |
| 29, 30         |                    | порта 1                              | Ι      |
| 34             | IOSEL/             | Вхол выбора канала/                  | I      |
| _              | P2B13              | бит входных данных В13 порта 2       | Ī      |
| 35             | ONEPORTCLK/        | Выход тактовой частоты/              | 0      |
|                | P2B12              | бит входных данных В12 порта 2       | I      |
| 36, 37, 40–45, | P2B11-P2B0         | Биты входных данных В11–В0           |        |
| 48–51          | -                  | порта 2                              | Ι      |
| 58             | SPI SDO            | Выхол ланных послеловательного       |        |
|                |                    | порта                                | 0      |
| 59             | SPI SDIO           | Вход/выход данных                    |        |
|                | _                  | последовательного порта              | I/O    |
| 60             | SPI CLK            | Вход тактового сигнала               |        |
|                | —                  | последовательного порта              | Ι      |
| 61             | SPI CSB            | Вход разрешения работы               |        |
|                |                    | последовательного порта              | Ι      |
| 62             | RESET              | Сброс регистров                      |        |
|                |                    | последовательного порта              | Ι      |
| 66             | FSADJ2             | Вход установки тока полной           |        |
|                |                    | шкалы канала Q                       | Ι      |
| 67             | FSADJ1             | Вход установки тока полной           |        |
|                |                    | шкалы канала I                       | Ι      |
| 76             | IOUTB2             | Дополнительный токовый выход         |        |
|                |                    | ЦАП канала Q                         | Ο      |
| 77             | IOUTA2             | Прямой токовый выход ЦАП             |        |
|                |                    | канала Q                             | Ο      |
| 79             | IOUTB1             | Дополнительный токовый выход         |        |
|                |                    | ЦАП канала I                         | 0      |
| 80             | IOUTA1             | Прямой токовый выход ЦАП             |        |
|                |                    | канала I                             | 0      |
| 8, 9, 31–33,   | NC                 | Неподключенные выводы                | _      |
| 52, 54         |                    |                                      |        |
| 53, 57         | SUBST              | Подложка кристалла                   | _      |
| 1, 3           | CLKVCC             | Вывод питания тактового сигнала      | _      |
| 4,7            | CLKGND             | Общий вывод тактового сигнала        | _      |

Таблица 1 – Функциональное назначение выводов микросхемы 1273ПА13Т

Окончание таблицы 1

| 1               | 2                      | 3                                   | 4 |
|-----------------|------------------------|-------------------------------------|---|
| 68, 70, 73, 83, | ∩VCC                   | Вывод питания аналоговой части      |   |
| 86, 88          |                        | микросхемы                          | — |
| 64, 69, 71,72,  | ∩GND                   | Общий вывод аналоговой части        |   |
| 74, 75, 78, 81, |                        | микросхемы                          | - |
| 82, 84, 85, 87  |                        | _                                   |   |
| 11, 19, 27, 38, | #GND                   | Общий вывод цифровой части          |   |
| 47, 56, 63      |                        | микросхемы                          | _ |
| 12, 20, 28, 39, | #VCC                   | Вывод питания цифровой части        |   |
| 46, 55          |                        | микросхемы                          | _ |
| Примечан        | ие – Принятые условные | е обозначения в графе «Тип вывода»: |   |
| - I – вход;     |                        |                                     |   |
| - O – выход     | ,                      |                                     |   |
| - I/O – вход/   | выход.                 |                                     |   |

## 1.3 Электрические характеристики микросхемы

Электрические характеристики микросхемы 1273ПА13Т при приемке и поставке приведены в таблице 2.

Значения предельно допустимых электрических режимов эксплуатации в диапазоне рабочих температур приведены в таблице 3.

Термины, определения, сокращения и буквенные обозначения параметров – по ОСТ В 11 0998–99, ГОСТ 17021–88 и ГОСТ 19480–89.

Термины, определения и буквенные обозначения параметров, не установленные действующими стандартами, представлены в таблице А.1 приложения А.

| Таблица   | 2 -  | Значения | электрических | параметров | микросхем | 1273ПА13Т |
|-----------|------|----------|---------------|------------|-----------|-----------|
| при прием | ке и | поставке |               |            |           |           |

|                                                                               | г                | TT      |          | т                          |
|-------------------------------------------------------------------------------|------------------|---------|----------|----------------------------|
| Наименование параметра,                                                       | Буквенное        | Норма п | араметра | Гемпера-                   |
| единица измерения,                                                            | обозначение      | не      | не       | тура                       |
| режим измерения                                                               | параметра        | менее   | более    | среды, ⁰С                  |
| 1 Внутреннее опорное напряжение, В,                                           | U <sub>REF</sub> | 1,08    | 1,32     |                            |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B}$   |                  |         |          |                            |
| 2 Ток потребления от источника U <sub>CC1</sub> , мА,                         | I <sub>CC1</sub> | —       | 10       |                            |
| $U_{CC1} = 1,98 \text{ B}, U_{CC2} = 3,6 \text{ B}, U_{CC3} = 1,8 \text{ B},$ |                  |         |          |                            |
| $f_{CLK} = 25 M \Gamma$ ц                                                     |                  |         |          |                            |
| 3 Ток потребления от источника U <sub>CC2</sub> , мА,                         | I <sub>CC2</sub> | _       | 100      |                            |
| $U_{CC1} = 1,98 \text{ B}, U_{CC2} = 3,6 \text{ B}, U_{CC3} = 1,8 \text{ B},$ |                  |         |          |                            |
| $f_{CLK} = 25 M \Gamma$ ц                                                     |                  |         |          |                            |
| 4 Ток потребления от источника U <sub>CC3</sub> , мА,                         | I <sub>CC3</sub> | _       | 10       |                            |
| $U_{CC1} = 1,98 \text{ B}, U_{CC2} = 3,6 \text{ B}, U_{CC3} = 1,8 \text{ B},$ |                  |         |          |                            |
| $f_{CLK} = 25 M \Gamma$ ц                                                     |                  |         |          |                            |
| 5 Интегральная нелинейность, MP,                                              | EL               | -5      | 5        | (0 + 2)                    |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B}$   |                  |         |          | $-60 \pm 3$<br>25 $\pm 10$ |
| 6 Дифференциальная нелинейность, MP,                                          | E <sub>LD</sub>  | -3      | 3        | $23 \pm 10$<br>85 ± 3      |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B}$   |                  |         |          | $0.5\pm 5$                 |
| 7 Погрешность смещения характеристики,                                        | OE               |         |          |                            |
| % от полной шкалы,                                                            |                  | -0,03   | 0,03     |                            |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B}$   |                  |         |          |                            |
| 8 Динамический диапазон, свободный от                                         | SFDR             |         |          |                            |
| помех, дБ,                                                                    |                  | 84      | _        |                            |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B},$  |                  |         |          |                            |
| $f_{OUT} = 1 M \Gamma$ ц                                                      |                  |         |          |                            |
| 9 Отношение сигнал/шум, дБ,                                                   | SNR              | 72      | _        |                            |
| $U_{CC1} = 1,8 \text{ B}, U_{CC2} = 3,3 \text{ B}, U_{CC3} = 1,8 \text{ B},$  |                  |         |          |                            |
| $f_{OUT} = 1 M \Gamma ц$                                                      |                  |         |          |                            |
| 10 Время установления (0,1 %), мкс,                                           | ts               | _       | 0,012    |                            |
| $U_{CC1} = 1,8$ B, $U_{CC2} = 3,3$ B, $U_{CC3} = 1,8$ B                       |                  |         |          |                            |
|                                                                               | ·                |         |          | 7                          |

Примечание – Параметры ОЕ,  $E_L$ ,  $E_{LD}$  при температуре минус 60 °С не измеряются, а гарантируются нормами при температуре ( $25 \pm 10$ ) °С.

| Таблица 3 – Значения пределн | но допустимых режимов   | в эксплуатации микросхемы |
|------------------------------|-------------------------|---------------------------|
| в диапазоне рабочих температ | ур от минус 60 до 85 °С |                           |

| Наименование параметра<br>режима,           | Буквенное<br>обозначение | Предельно<br>допустимый<br>режим |                  | Пре,<br>р | Предельный<br>режим   |  |
|---------------------------------------------|--------------------------|----------------------------------|------------------|-----------|-----------------------|--|
| единица измерения                           | параметра                | не                               | не               | не        | не                    |  |
|                                             |                          | менее                            | более            | менее     | более                 |  |
| 1 Напряжение питания цифровой части ИС, В   | U <sub>CC1</sub>         | 1,62                             | 1,98             | _         | 3,0                   |  |
| 2 Напряжение питания аналоговой части ИС, В | U <sub>CC2</sub>         | 3,0                              | 3,6              | —         | 5,0                   |  |
| З Напряжение питания тактовой части ИС, В   | U <sub>CC3</sub>         | 1,62                             | 1,98             | _         | 3,0                   |  |
| 4 Входное напряжение высокого уровня, В     | $U_{IH}$                 | 1,3                              | U <sub>CC1</sub> | _         | U <sub>CC1</sub> +0,3 |  |
| 5 Входное напряжение низкого уровня, В      | U <sub>IL</sub>          | 0                                | 0,55             | -0,3      | _                     |  |

# 2 Общая характеристика микросхемы

ИС 1273ПА13Т – сдвоенный интерполирующий ЦАП, состоящий из двух каналов данных, которые могут работать полностью независимо или соединенными в форме сложного модулятора в архитектуре с подавлением зеркальной боковой полосы. Каждый канал 1273ПА13Т содержит три КИХ-фильтра интерполятора. Скорости передачи входных и выходных данных могут быть достигнуты в пределах ограничений, указанных в таблице 4.

Таблица 4–Значения коэффициентов интерполяции при различных диапазонах частот входных и выходных данных

| Коэффициент  | Диапазон частоты выборки | Диапазон частоты опрос |
|--------------|--------------------------|------------------------|
| интерполяции | входных данных (MSPS)    | ЦАП                    |
| 1            | 160                      | 160                    |
| 2            | 160                      | 320                    |
| 4            | 100                      | 400                    |
| 8            | 50                       | 400                    |

Каждый канал данных содержит цифровой модулятор, способный смешивать поток данных с сигналом гетеродина (LO) частоты  $f_{DAC}/2$ ,  $f_{DAC}/4$  или  $f_{DAC}/8$ , где  $f_{DAC}$  – частота выходных данных ЦАП. Функция дополнения нулями также может быть включена для улучшения равномерности АЧХ в полосе пропускания, или компенсации затухания, вносимого выходной характеристикой sin(x)/x ЦАП. Быстродействие 1273ПА13Т вместе с возможностью цифровой модуляции позволяет реализовать архитектуру прямого преобразования промежуточной частоты от 70 МГц и выше.

Цифровые модуляторы на 1273ПА13Т могут быть объединены в форму сложного модулятора. При использовании этой особенности с внешним аналоговым квадратурным модулятором может быть создана архитектура с подавлением зеркальной боковой полосы. Чтобы оптимизировать подавление зеркальной боковой полосы так же, как и проникновение сигнала гетеродина в этой архитектуре, 1273ПА13Т предлагает программируемые (через порт SPI) усиление и смещение для каждого канала ЦАП.

ИС 1273ПА13Т содержит ФАПЧ (PLL), генератор тактовых импульсов и внутренний опорный источник напряжением 1,2 В. Когда PLL разрешен, частота тактовых импульсов, приложенных к CLK+/CLK-#, умножается, и генерируются все необходимые внутренние синхросигналы. Каждый 14разрядный канал ЦАП снабжен двумя комплементарными токовыми выходами, полные токи которых могут быть определены для обоих каналов единственным внешним резистором или для каждого канала от отдельного резистора (см. раздел 3.9 настоящего рук.-ва). ИС 1273ПА13Т обладает «джиттером». Дифференциальный низким ВХОД источника тактовых импульсов обеспечивает высокое подавление шумов, принимая синусоидальный или прямоугольный сигнал на входе. Для каждого функционального блока

предоставлены отдельные выводы напряжения питания, чтобы гарантировать оптимальные характеристики по шуму и искажениям.

Режимы сна или низкого потребления мощности могут использоваться, чтобы отключить выходной ток ЦАП (режим сна) или все цифровые и аналоговые части микросхемы (режим низкого потребления мощности). Порт последовательного интерфейса SPI используется для программирования многих функций ИС 1273ПА13Т. Отметим, что в режиме низкого потребления порт SPI остается активным.

# 3 Описание устройства

# 3.1 Последовательный интерфейс для управления регистрами

Последовательный порт ИС 1273ПА13Т – адаптивный, синхронный, последовательный, который позволяет легко создавать интерфейс co многими промышленными микроконтроллерами и микропроцессорами. Последовательный І/О совместим с большинством синхронных форматов передачи данных, включая оба протокола Motorola SPI и Intel SSR. Интерфейс осуществлять чтение/запись позволяет всех регистров, расположенных в ИС 1273ПА13Т. Поддерживается однобайтовая или многобайтовая передача так же, как и форматы первым MSB или первым LSB. Порт последовательного интерфейса может быть сконфигурирован с одним двунаправленным выводом SPI\_SDIO или с двумя однонаправленными выводами: SPI\_SDI – для ввода и SPI\_SDO – для вывода.

#### 3.2 Общее описание последовательного интерфейса

Есть две фазы цикла передачи данных ИС 1273ПА13Т. Фаза 1 командный цикл, который записывает командный байт в контроллер 1273ПА13Т синхронно с первыми восемью импульсами SCLК по возрастающему фронту. Командный байт предоставляет контроллеру последовательного интерфейса 1273ПА13Т информацию относительно обмена данными, который является фазой 2 этого цикла передачи данных. Командный байт фазы 1 определяет, считываются ли поступающие данные или записываются; он также определяет число байт в фазе обмена данными и стартовый адрес регистра для первого байта. Первые восемь положительных импульсов SCLК каждого цикла передачи данных используются, чтобы записать командный байт в 1273ПА13Т. Остальные фронты SCLK – для фазы 2 цикла передачи. Фаза 2 – это фактическая передача данных между контроллером 1273ПА13Т и системным контроллером. Фаза 2 цикла – это передача от одного до четырех байт данных в зависимости от того, как определено командным байтом. Обычно использование передачи на один мультибайт является более предпочтительным методом. Однако, передачи одиночного байта полезны для уменьшения лишних циклов центрального процессора, когда для доступа к регистру требуется только один байт. Регистры изменяются тотчас на записи последнего бита каждого передаваемого байта.

Значение логической единицы на выводе SPI\_CSB сбросит последовательный интерфейс в начальное состояние командного цикла. Это произойдет независимо от текущего состояния внутренних регистров или сигналов на входах SPI. Если порт последовательного интерфейса находится в середине командной фазы или в фазе передачи данных, то никакие данные не будут записаны.

# 3.3 Командный байт

Командный байт содержит информацию, приведенную в таблице 5.

Таблица 5

| MSB |    |    |    |    |    |    | LSB |
|-----|----|----|----|----|----|----|-----|
| I7  | I6 | I5 | I4 | I3 | I2 | I1 | IO  |
| R/W | N1 | N0 | A4 | A3 | A2 | A1 | A0  |

R/W.

Бит 7 из управляющего байта определяет, произойдет чтение или запись данных после командного байта. Логическая единица означает чтение. Логический ноль – запись.

N1, N0.

Биты 6 и 5 из управляющего байта определяют число байт, которые будут переданы во время цикла передачи данных. Дешифровка бит показана в следующей таблице 6.

Таблица б

| N1 | NO | Описание         |
|----|----|------------------|
| 0  | 0  | Передача 1 байта |
| 0  | 1  | Передача 2 байт  |
| 1  | 0  | Передача 3 байт  |
| 1  | 1  | Передача 4 байт  |

A4, A3, A2, A1, A0.

Биты 4, 2, 3, 1 и 0 из управляющего байта определяют, к какому регистру получают доступ во время передачи данных в цикле связи. Для мультибайтовой передачи этот адрес – стартовый адрес байта. Оставшиеся адреса регистра генерируются ИС 1273ПА13Т.

# 3.4 Описание выводов последовательного интерфейса

SPI\_CLK (вывод 60) – синхросигнал.

Вывод синхросигнала используется для синхронизации данных к ИС 1273ПА13Т и от нее и выполнения внутренних машинных команд. Максимальная частота SPI\_CLK составляет 15 МГц. Ввод данных происходит по фронту SPI\_CLK. Вывод данных из 1273ПА13Т происходит по спаду SCLK.

SPI\_CSB (вывод 61) – выбор схемы.

Активный низкий уровень входа инициирует цикл передачи. Это позволяет использовать более одного устройства на одной и той же последовательной линии связи. Выводы SPI\_SDO и SPI\_SDIO будут в состоянии высокого импеданса, при высоком уровне сигнала на этом входе. Сигнал выбора схемы должен быть низким в продолжении всего цикла передачи.

SPI\_SDIO (вывод 59) — последовательные данные I/O.

Данные всегда записываются в ИС 1273ПА13Т на этом выводе. Однако, этот вывод может использоваться как двунаправленная линия данных. Конфигурацией этого вывода управляет бит 7 из регистра 00. Значение по умолчанию – логический ноль, который конфигурирует вывод SPI\_SDIO как однонаправленный.

SPI\_SDO (вывод 58) — последовательный выход данных.

Данные считываются с этого вывода для протоколов, которые используют отдельные линии для передачи и получения данных. В случае, когда ИС 1273ПА13Т работает в режиме с одним двунаправленным выводом І/О, этот вывод не выдает выходных данных и находится в состоянии высокого импеданса.

# 3.5 MSB/LSB форматы передачи

Последовательный порт ИС 1273ПА13Т может поддерживать оба формата данных «MSB первый» или «LSB первый». Этой функциональной возможностью управляет бит 6 в нулевом регистре.

По умолчанию бит 6 = 0, т.е. MSB – первый. Когда этот бит находится в активном высоком уровне, последовательный порт ИС 1273ПА13Т находится в формате «LSB первый». В режиме «LSB первый» байт команды и байты данных должны записываться от LSB к MSB. В режиме «LSB первый» внутренний байт генератора адреса наращивается для каждого байта многобайтового цикла передачи.

Когда данный бит находится в низком уровне, последовательный порт

ИС 1273ПА13Т находится в формате «MSB первый». В режиме «MSB первый» байт команды и байты данных должны записываться от MSB к LSB.

Увеличение от 1Fh изменяет генератор адреса к 00h. Уменьшение от 00h изменяет генератор адреса к 1Fh. Диаграммы форматов и направлений передачи данных показаны на рисунках 2 – 5.



Рисунок 2 – Формат «MSB первый»



Рисунок 5 – Чтение из регистра ИС 1273ПА13Т

#### 3.6 Замечания относительно работы последовательного порта

Биты 6 и 7 из регистра с адресом 00h являются битами конфигурации последовательного порта ИС 1273ПА13Т. Важно отметить, что конфигурация изменяется тотчас на записи последнего бита в регистр. Для многобайтовой передачи запись в этот регистр может произойти в середине цикла передачи. Необходимо позаботиться о компенсации для остающихся байтов текущего цикла передачи.

Те же самые соображения относятся к установке бита сброса в регистре 00h. Все другие регистры устанавливаются в их значения по умолчанию, но биты регистра 00h программный сброс не затрагивает.

Рекомендуется использовать передачу одиночного байта для изменения конфигурации последовательного порта или инициируя программный сброс.

Запись в разряды 1, 2 и 3 регистра 00h тех же самых логических уровней из разрядов 7, 6 и 5 (битовая комбинация XY1001YX) позволяет пользователю повторно программировать потерянную конфигурацию последовательного порта и сбрасывать регистры в их значения по умолчанию. Вторая запись в регистр 00h со сбросом младшего бита и последовательного порта, конфигурации как указано выше (ХҮ), перепрограммирует установочные параметры множителя OSC IN.

Измененная частота f<sub>SYSCLK</sub> стабилизируется после максимум 200 циклов f<sub>MCLK</sub> (эквивалентно времени пробуждения).

# 3.7 Структура ЦАП

Микросхема 1273ПА13Т содержит следующие функциональные блоки, представленные на рисунке 6:

- последовательный интерфейс (SPI);
- два канала ЦАП;
- входные триггеры-защелки I,Q;
- умножитель частоты тактового сигнала ФАПЧ;
- цифровые интерполяционные фильтры;
- регистры усиления/смещения;
- цифровой модулятор;
- источник опорного напряжения 1,2 В (ИОН).

Микросхема имеет независимые выводы для питания аналоговых, цифровых, тактовых блоков и схемы умножения частоты. Для питания аналоговых блоков используются выводы ∩VCC и ∩GND. Для питания цифровых блоков используются выводы #VCC и #GND. Для питания тактовой схемы используются выводы CLKVCC и CLKGND.



Рисунок 6 – Схема электрическая структурная микросхемы 1273ПА13Т

# 3.8 Работа ЦАП

На рисунке 7 показан двойной 14-битовый выход ЦАП вместе с внутренним источником, усилителем и регистрами управления усилением и смещением. Отметим, что внешний источник может использоваться для принудительного задания уровня внутреннего источника простой подачей выхода внешнего источника на вывод REFIO.



Рисунок 7 – Выходы ЦАП, масштабирование тока внутреннего источника и регулировка усиления/смещения

Уравнения (1) описывают функцию преобразования ЦАП.

$$\begin{split} \mathbf{I}_{\text{OUTA}} &= \left[ \left( \frac{6 \times \mathbf{I}_{\text{REF}}}{8} \right) \left( \frac{\text{COARSE-}4}{16} \right) - \left( \frac{3 \times \mathbf{I}_{\text{REF}}}{32} \right) \left( \frac{\text{FINE}}{256} \right) \right] \times \left[ \left( \frac{1024}{24} \right) \left( \frac{\text{DATA}}{2^{14}} \right) \right] \\ \mathbf{I}_{\text{OUTB}} &= \left[ \left( \frac{6 \times \mathbf{I}_{\text{REF}}}{8} \right) \left( \frac{\text{COARSE-}4}{16} \right) - \left( \frac{3 \times \mathbf{I}_{\text{REF}}}{32} \right) \left( \frac{\text{FINE}}{256} \right) \right] \times \left[ \left( \frac{1024}{24} \right) \left( \frac{2^{14} - \text{DATA-}1}{2^{14}} \right) \right] \quad (1) \\ \mathbf{I}_{\text{OFFSET}} &= 4 \times \mathbf{I}_{\text{REF}} \left( \frac{\text{OFFSET}}{1024} \right), \end{split}$$

где DATA – значение регистра данных канала (входной код);

 $I_{REF}$  – опорный ток, устанавливаемый внутренним источником 1,2 В и внешним резистором RSET:

COARSE, FINE – значения регистров грубой и плавной настройки соответственно;

OFFSET – значения регистров смещения.

Согласно соотношениям (1), ток устанавливается внутренним источником 1,2 В, внешним резистором RSET и значением регистра грубой настройки. Плавное усиление ЦАП введено для IDAC и QDAC, это значение масштабировано и равно 1024/24. Рисунки 8 и 9 показывают эффект масштабирования грубой и плавной регулировки ЦАП.



Рисунок 8 – I<sub>FULLSCALE</sub>: усиление грубо Рисунок 9 – I<sub>FULLSCALE</sub>: усиление плавно

ІDAC и QDAC есть PMOS матрицы источников тока, сегментированные в конфигурации 5-4-5. Пять старших разрядов регистра данных (DATA) управляют старшей матрицей из 31 источника тока. Следующие четыре бита управляют средней матрицей из 15 источников тока, значения которых равны 1/16 источника тока старшей матрицы. Пять младших разрядов есть двоично-взвешенные доли (1/2, 1/4, 1/8, 1/16, 1/32) источника тока средней матрицы. Все источники тока подключены или к IOUTA, или к IOUTB, в зависимости от входного кода (DATA).

Управление смещением (OFFSET) определяет небольшой ток (см. рисунок 10), который может быть добавлен к IOUTA или IOUTB (не на оба) в каждом канале. Выбор выхода IOUT, на который направляется ток смещения, программируется через регистр 08h, бит 7 – (для IDAC) и регистр 0Ch, бит 7 – (для QDAC). Плавная регулировка усиления каждого канала

приводит к улучшению баланса квадратурной амплитудной модуляции (QAM), улучшению точности модуляции и подавлению зеркальной боковой полосы.



Рисунок 10 – Смещение выходного тока ЦАП

## 3.9 Режим 1R/2R

В режиме 2R опорный ток для каждого канала устанавливается независимо резистором FSADJ на этом канале. В режиме 1R 1273ПА13Т включен таким образом, чтобы формировать опорный ток от единственного резистора на выводе 67. Функция преобразования в уравнениях (1) действительна для режима 2R. В режиме 1R ток образуется в единственном резисторе FSADJ и расщепляется поровну между этими двумя каналами. Вследствие этого в режиме 1R к уравнениям (1) должен быть применен коэффициент масштабирования 0,5. Полномасштабный ток ЦАП в режиме 1R может быть равен 20 мА при использовании внутреннего источника 1,2 В и резистора на 950 Ом вместо 1,9 кОм, обычно используемого в режиме 2R.

# 3.10 Тактовый вход

Тактовые входы ИС 1273ПА13Т могут возбуждаться дифференциально или несимметрично. У внутренней тактовой схемы есть линии питания и земли (CLKVCC, CLKGND), которые отделяются от другого питания на кристалле, чтобы минимизировать «джиттер» от внутренних источников шума. На рисунке 11 показан ЦАП 1273ПА13Т, управляемый несимметричным тактовым источником. Выводы CLK+/CLK-# формируют дифференциальный вход CLKIN так, чтобы неиспользуемый вход был смещен по постоянному току к уровню среднего значения напряжения управляемого тактового входа.



Рисунок 11 – Несимметричное управление тактовым входом

Конфигурация для дифференциального управления тактовым входом показана на рисунке 12. Разделительные конденсаторы по постоянному току могут быть соединены с выходом формирователя тактовых импульсов, размах напряжения которого превышает CLKVCC или CLKGND. Если размах напряжения формирователя находится в пределах диапазона питания 1273ПА13Т, то разделительные конденсаторы и смещающие резисторы не нужны.



Рисунок 12 – Дифференциальное управление тактовым входом

Для преобразования однопроводного тактового сигнала в дифференциальный может использоваться трансформатор. Оптимальная эффективность ИС 1273ПА13Т достигается размещением формирователя очень близко к тактовому входу 1273ПА13Т, что позволяет подавить всякое негативное влияние линии передачи, например, такое, как отражения из-за несогласованности.

Качество сигналов тактовых импульсов и входных данных особенно важно в достижении оптимальных рабочих характеристик. Схема внешнего формирователя тактовых импульсов должна иметь низкий «джиттер», подходящие логические уровни и короткие фронты. Хотя короткий фронт тактового сигнала уменьшает «джиттер», который проявляет себя как фазовый шум при восстановлении формы выходного аналогового сигнала, высокое усиление широкополосного компаратора тактового входа 1273ПА13Т дифференциального допускает использование сигнала синусоидальной формы с размахом не менее 0,5 В р-р и минимальной деградацией по уровню шума на выходе.

# 3.11 Программируемая ФАПЧ

Тактовый вход CLKIN может функционировать или как тактовый сигнал для входных данных (если ФАПЧ разрешена), или как тактовый сигнал данных ЦАП (если ФАПЧ заблокирована), соответственно состоянию бита 7 в регистре 04 последовательного порта. Принцип работы внутренней схемы синхронизации ИС 1273ПА13Т в этих двух режимах проиллюстрирован на рисунках 13 и 14.



Рисунок 13 – ФАПЧ и схема синхроимпульсов с разрешенной ФАПЧ



Рисунок 14 – ФАПЧ и схема синхроимпульсов с запрещенной ФАПЧ

Тактовый ФАПЧ умножитель и схема распределения вырабатывают необходимую внутреннюю синхронизированную  $1\times$ ,  $2\times$ ,  $4\times$  и  $8\times$  смесь для триггерных защелок, фильтров интерполяторов, модуляторов и ЦАП. Эта схема состоит из фазового детектора, генератора подкачки заряда, управляемого напряжением генератора (VCO), делителя частоты, схемы распределения тактовых сигналов и регистра управления последовательного порта (SPI). Генератор подкачки заряда, буфер дифференциального тактового фазовый детектор, делитель частоты распределитель входа, И синхросигналов получают питание от CLKVCC. Состояние ФАПЧ индицируется логическим сигналом на выводе PLL LOCK, как состояние бита 1, регистра 00. Чтобы гарантировать оптимальный фазовый шум от ФАПЧ, умножителя и распределителя тактовых сигналов, питание CLKVCC должно исходить из чистого аналогового источника. Таблица 7 определяет минимальную частоту ввода входных данных в зависимости от показателя интерполяции и значения делителя ФАПЧ. Если частота передачи входных данных окажется ниже определенного уровня, то фазовый шум VCO может значительно увеличиться. Частота VCO – f<sub>VCO</sub>, МГц, зависит от скорости передачи входных данных f<sub>DATA</sub>, коэффициента интерполяции и значения делителя частоты и определяется выражением:

 $f_{VCO} = f_{DATA} \times \kappa оэффициент интерполяции \times значение делителя.$ 

Отметим, что оптимальная эффективность с разрешенным ФАПЧ достигается с VCO, работающим на частоте от 450 до 550 МГц.

| Коэффициент<br>интерполяции | Установка<br>делителя | Минимум f <sub>DATA</sub> | Максимум f <sub>DATA</sub> |
|-----------------------------|-----------------------|---------------------------|----------------------------|
| 1                           | 1                     | 32                        | 160                        |
| 1                           | 2                     | 16                        | 160                        |
| 1                           | 4                     | 8                         | 112                        |
| 1                           | 8                     | 4                         | 56                         |
| 2                           | 1                     | 24                        | 160                        |
| 2                           | 2                     | 12                        | 112                        |
| 2                           | 4                     | 6                         | 56                         |
| 2                           | 8                     | 3                         | 28                         |
| 4                           | 1                     | 24                        | 100                        |
| 4                           | 2                     | 12                        | 56                         |
| 4                           | 4                     | 6                         | 28                         |
| 4                           | 8                     | 3                         | 14                         |
| 8                           | 1                     | 24                        | 50                         |
| 8                           | 2                     | 12                        | 28                         |
| 8                           | 4                     | 6                         | 14                         |
| 8                           | 8                     | 3                         | 7                          |

Таблица 7 – Оптимизация ФАПЧ

Активация опции дополнения нулями удваивает частоту VCO. С разрешенным PLL может немного возрасти фазовый шум. Рисунок 15

иллюстрирует типичный уровень фазового шума 1273ПА13Т с интерполяцией 2× и различной скоростью входных данных. Сигнал, синтезированный для измерения фазового шума, состоит только из одной несущей частоты f<sub>DATA</sub>/4. Периодический характер этого сигнала устраняет шумы квантования и искажения при измерении.



Рисунок 15 – Характеристика фазового шума

Хотя кривые на рисунке 15 сливаются воедино, различие условий проясняется в таблице 8.

| ruomiqu o rpeogeniumi    |          |                      |
|--------------------------|----------|----------------------|
| f <sub>DATA</sub> (MSPS) | ФАПЧ     | Коэффициент делителя |
| 125                      | Запрещен |                      |
| 125                      | Разрешен | div 1                |
| 100                      | Разрешен | div 2                |
| 75                       | Разрешен | div 2                |
| 50                       | Разрешен | div 4                |

Таблица 8 – Требуемая норма делителя частоты ФАПЧ относительно f<sub>DATA</sub>

ФАПЧ Таблица 7 поясняет параметры настройки делителя относительно коэффициента интерполяции и максимальной, и минимальной частоты f<sub>DATA</sub>. Отметим, что максимальная частота f<sub>DATA</sub> = 160 MSPS, предельной данных является частотой ввода 1273ПА13Т. Однако. максимальная частота меньшая, чем 160 MSPS, и все минимальные частоты f<sub>DATA</sub> зависят от максимальных и минимальных частот внутреннего генератора управляемого напряжением (ГУН) ФАПЧ. На рисунке 16 показана типичная работа сигнала PLL\_LOCK ФАПЧ (вывод 10 или 58), когда ФАПЧ находится в процессе захватывания частоты.



Рисунок 16 – Сигнал вывода PLL\_LOCK (вывод 10) в процессе захвата частоты (типичное время захвата)

Резистор и конденсатор, необходимые для фильтра нижних частот ФАПЧ, являются внутренними. Этого будет достаточно, если частота ввода данных не ниже 10 МГц, иначе потребуются внешняя RC между выводами LPF и CLKVCC.

Отметим, что оптимальная эффективность с разрешенным ФАПЧ достигается с VCO, работающим на частоте от 450 до 550 МГц.

#### 3.12 Рассеиваемая мощность

У ИС 1273ПА13Т есть три питающих напряжения: #VCC, ∩VCC и CLKVCC. Рисунки 17, 18 и 19 показывают ток, требуемый от каждого из питающих напряжений, когда каждое питающее напряжение этих установлено номиналом 3,3 В. Рассеиваемая мощность (PD) может быть получена умножением данных характеристик на величину легко номинального напряжения. Из рисунка 17, видно, что ток І<sub>#VCC</sub> сильно зависит от частоты входных данных, коэффициента интерполяции и внутреннего цифрового модулятора. Однако включения ток I<sub>#VCC</sub> относительно не чувствителен к коэффициенту модуляции. На рисунке 18 показана такая же чувствительность тока I<sub>OVCC</sub> к скорости входных данных, коэффициенту интерполяции и функции модулятора, но в меньшей степени (< 10 %). На рисунке 19 ток I<sub>CLKVCC</sub> изменяется в широком диапазоне, но, тем не менее, отвечает только за маленький процент требуемого полного тока источника питания ИС 1273ПА13Т.



Рисунок 17 – І<sub>#VCC</sub> относительно f<sub>DATA</sub>, коэффициента интерполяции (ФАПЧ запрещена)



f<sub>DATA</sub>, МГц

Рисунок 18 –  $I_{\cap VCC}$  относительно  $f_{DATA}$ , коэффициента интерполяции (ФАПЧ запрещена)



Рисунок 19 – I<sub>CLKVCC</sub> относительно f<sub>DATA</sub>, коэффициента интерполяции (ФАПЧ запрещена)

#### 3.13 Режимы сна и низкого потребления мощности

ИС 1273ПА13Т обеспечивает два метода для программирования сокращения потребляемой мощности. Когда активирован режим сна, выключаются выходные токи ЦАП, но оставшаяся часть кристалла продолжает функционировать. При завершении режима сна 1273ПА13Т немедленно возвратится к полному функционированию. В режиме низкого потребления мощности отключается вся аналоговая и цифровая части за исключением порта SPI. При завершении режима низкого потребления цифровым фильтрам потребуется достаточно много тактов для очистки от случайных данных, полученных во время режима низкого потребления.

# 3.14 Двухпортовый режим ввода данных

Порты ввода цифровых данных могут быть построены как два независимых порта (регистр 2, бит 6 = 0 – режим «Два порта») или как один порт (регистр 2, бит 6 = 1 – режим «Один порт»). В режиме с двумя портами данные на входах двух портов защелкиваются по восходящему фронту тактовых импульсов (DATACLK). Кроме того, в режиме с двумя портами 1273ПА13Т может быть запрограммирован так, чтобы генерировать тактовые сигналы DATACLK для внешних схем с целью общей синхронизации данных. Тактовые импульсы ввода данных для внешних схем могут быть доступны или на выводе 10 (DATACLK/PLL\_LOCK), или на выводе 58 (SPI\_SDO). Поскольку вывод 10 может работать как индикатор состояния ФАПЧ, то когда ФАПЧ разрешена, есть несколько вариантов для конфигурирования выводов 10 и 58. Данные варианты описаны ниже.

# ФАПЧ выключена (регистр 4, бит 7 = 0)

регистр 3, бит 7 = 0; DATACLK на вывод 10. регистр 3, бит 7 = 1; DATACLK на вывод 58.

# ФАПЧ включена (регистр 4, бит 7 = 1)

регистр 3, бит 7 = 0, регистр 1, бит 0 = 0; вывод 10 индикатор ФАПЧ. регистр 3, бит 7 = 1, регистр 1, бит 0 = 0; вывод 58 индикатор ФАПЧ. регистр 3, бит 7 = 0, регистр 1, бит 0 = 1; DATACLK на вывод 10. регистр 3, бит 7 = 1, регистр 1, бит 0 = 1; DATACLK на вывод 58.

В режиме с одним портом P2B13 и P2B12 от входных данных порта 2 переопределяются как IQSEL и ONEPORTCLK соответственно. Входные данные в режиме с одним портом поступают на один из двух внутренних каналов, базирующихся на логическом уровне IQSEL. Тактовый сигнал ONEPORTCLK генерируется 1273ПА13Т в этом режиме с целью общей синхронизации данных. ONEPORTCLK работает на чередующихся входах

данных с частотой, которая вдвое больше частоты данных на внутреннем входе любого канала.

3.15

#### Двухпортовый режим ввода данных, ФАПЧ разрешена

Регистр 02, бит 6 = 0 и регистр 04, бит 7 = 1.

В двухпортовом режиме с разрешенной ФАПЧ частота CLKIN зависит от частоты входных данных. В режиме с двумя портами вывод 10 (DATACLK/PLL LOCK) может быть запрограммирован (регистр управления 01, бит 0) так, чтобы функционировать как индикатор состояния ФАПЧ или как тактовый сигнал для входных данных. Когда вывод 10 используется как выход тактового сигнала (DATACLK), его частота равна частоте CLKIN. Данные во входные порты 1273ПА13Т защелкиваются по восходящему фронту CLKIN. Рисунок 20 показывает задержку t<sub>OD</sub> между положительным фронтом CLKIN и положительным фронтом DATACLK, a также длительности установления t<sub>s</sub> и необходимого удержания t<sub>H</sub> для данных портов 1 и 2. Длительности установления и хранения входных данных, приведенные на рисунке 20, даны относительно CLKIN. Отметим, что в двухпортовом режиме (ФАПЧ разрешен или блокирован) частота ввода данных на входах фильтра интерполятора – такая же, как и частота ввода данных портов 1 и 2.



Рисунок 20 – Требования синхронизации в двухпортовом режиме с разрешенной ФАПЧ

Частота выборок выходных данных ЦАП в двухпортовом режиме равна частоте тактирования входных данных, умноженной на коэффициент интерполяции. Если используется функция дополнения нулями, скорость выборки ЦАП удваивается.

# 3.16 Инверсия DATACLK

Управляющий регистр 02, бит 4.

Программированием этого бита сигнал DATACLK, который показан на рисунке 20, может быть инвертирован. С разрешенной инверсией t<sub>OD</sub> определяется как задержка между положительным фронтом CLKIN и отрицательным фронтом DATACLK. Никаких других изменений в синхронизации не произойдет.

# 3.17 Нагрузочная способность формирователя DATACLK

Управляющий регистр 02, бит 5.

Вывод DATACLK может работать при токе, большем 10 мА и нагрузке 330 Ом, обеспечивая время нарастания 3 нс. Рисунок 21 показывает DATACLK, работающий на активную нагрузку 330 Ом на частоте 50 МГц. Для разрешенной опции интенсивности формирователя (управляющий регистр 02, бит 5 = 0) амплитуда DATACLK будет увеличена приблизительно на 200 мВ.





#### 3.18 Однопортовый режим, ФАПЧ разрешена

Регистр 02, бит 6 = 1 и регистр 04, бит 7 = 1.

В режиме с одним портом каналы от I и Q принимают свои данные из чередующегося потока на цифровом входе порта 1. На выводе 35, определенном как выход (ONEPORTCLK), генерируются тактовые импульсы с частотой вдвое большей внутренней частоты ввода данных каналов I и Q. Частота CLKIN равна внутренней частоте ввода данных каналов I и Q.

Выбор канала I или Q для защелкивания данных определяется логическим уровнем на выводе 34, определенном как вход (IQSEL, когда 1273ПА13Т работает в однопортовом режиме), а защелкивание данных

происходит по положительному фронту ONEPORTCLK. IQSEL = 0 будет защелкивать данные в канал I, а IOSEL = 1 будет защелкивать данные в канале Q. Возможна инверсия выбора каналов I и Q установкой бита 1 регистра 02 в инверсное состояние (логической единицы). Рисунок 22 показывает требования синхронизации для входных данных и для входа IQSEL.

Отметим, что коэффициент интерполяции 1 в режиме с одним портом не доступен.



Рисунок 22 – Требования синхронизации в режиме с одним портом, с разрешенной ФАПЧ

Частота выходных выборок ЦАП в однопортовом режиме равна частоте CLKIN, умноженной на коэффициент интерполяции. Если используется функция заполнения нулями, частота выборки ЦАП еще удваивается.

# 3.19 Инверсия ONEPORTCLK

Управляющий регистр 02, бит 2.

Программированием этого бита сигнал ONEPORTCLK, который показан на рисунке 22, может быть инвертирован. С разрешенной инверсией,  $t_{OD}$  определяется как задержка между положительным фронтом внешнего тактового генератора и отрицательным фронтом ONEPORTCLK. Время установления  $t_{S}$  и время удержания  $t_{H}$  определяются относительно

отрицательного фронта ONEPORTCLK. Никаких других изменений в синхронизации не произойдет.

# 3.20 Нагрузочная способность формирователя ONEPORTCLK

Нагрузочная способность ONEPORTCLK идентична DATACLK в двухпортовом режиме. Смотрите рисунок 21.

# 3.21 IQ спаривание

Управляющий регистр 02, бит 0.

В режиме с одним портом чередующиеся данные фиксируются на внутренней защелке 1273ПА13Т каналов I и Q попарно. Порядок защелкивания внутри пары определен этим управляющим регистром. Рассмотрим пример этого влияния на входящие чередующиеся данные.

Задается следующий чередующийся поток данных, где данные указаны в единицах полной шкалы (таблица 9):

Таблица 9

| I Q I Q I Q I Q I   0.5 0.5 1 1 0.5 0.5 0 0.5 0.5 |     | <b></b> |     |   |     |     |   |   |     |     |
|---------------------------------------------------|-----|---------|-----|---|-----|-----|---|---|-----|-----|
|                                                   | Ι   | Q       | Ι   | Q | Ι   | Q   | Ι | Q | Ι   | Q   |
|                                                   | 0,5 | 0,5     | 5 1 | 1 | 0,5 | 0,5 | 0 | 0 | 0,5 | 0,5 |

С установкой регистра управления в ноль (I – первый), данные будут появляться на внутренних входах каналов в следующем временном порядке (таблица 10):

Таблица 10

| I канал | 0,5 | 1 | 0,5 | 0 | 0,5 |
|---------|-----|---|-----|---|-----|
| Q канал | 0,5 | 1 | 0,5 | 0 | 0,5 |

С установкой регистров управления в единицу (Q – первый), данные будут появляться на внутренних входах каналов в следующем временном порядке (таблица 11):

Таблица 11

| I канал | 0,5 | 1   | 0,5 | 0   | 0,5 | Х   |
|---------|-----|-----|-----|-----|-----|-----|
| Q канал | У   | 0,5 | 1   | 0,5 | 0   | 0,5 |

Значения х и у представляют последующее значение I и предыдущее значение Q.

#### 3.22 Двухпортовый режим, ФАПЧ запрещена

В режиме с запрещенной ФАПЧ тактовый сигнал с частотой выборок ЦАП должен быть приложен к CLKIN. Внутренние делители тактового сигнала 1273ПА13Т синтезируют сигнал DATACLK на выводе 10, который работает с частотой входных данных и может использоваться для синхронизации входных данных. Данные защелкиваются во входы портов 1 и 2 по положительному фронту DATACLK. Частота DATACLK определяется как частота CLKIN, деленная на коэффициент интерполяции. С разрешенной функцией дополнения нулями это деление увеличивается вдвое. Рисунок 23 показывает задержку между фронтом CLKIN и фронтом DATACLK, а также  $t_s$  и  $t_H$  в этом режиме.

Программируемые режимы инверсии DATACLK И мощности DATACLK, описанные В предыдущем разделе (ФАПЧ разрешена, двухпортовый режим), имеют при запрещенном ФАПЧ идентичные функциональные возможности.

Тактовый сигнал данных CLK, выполненный делением частоты ЦАП, в этом режиме может быть запрограммирован (через регистр 03, бит 7) таким образом, чтобы выходить с вывода SPI\_SDO, а не с вывода DATACLK. В некоторых приложениях это может улучшить комплексное подавление помех от зеркального канала. Когда SPI\_SDO будет использоваться как выход для тактирования данных, то  $t_{OD}$  увеличится на 1,6 нс.



Рисунок 23 – Требования синхронизации при двухпортовом режиме, с запрещенной ФАПЧ

#### 3.23 Однопортовый режим, ФАПЧ запрещена

В режиме с одним портом ИС 1273ПА13Т получает данные как чередующийся поток на порт 1. Частота тактового сигнала ONEPORTCLK при чередующихся данных равна удвоенной внутренней частоте ввода данных каналов I и Q. ONEPORTCLK доступен для синхронизации данных на выводе 35. С запрещенной ФАПЧ частота выборок ЦАП будет равна CLKIN. Внутренние делители синтезируют сигнал ONEPORTCLK на выводе 35. Выбор данных для канала I или канала Q определяется логическим уровнем на выводе 34 (IQSEL, когда ИС 1273ПА13Т находится в режиме с одним портом) по положительному фронту ONEPORTCLK. В этих условиях IQSEL = 0 будет защелкивать данные в канал I, в то время как IQSEL = 1 будет защелкивать данные в канал Q. Возможна инверсия выбора каналов I и Q установкой бита 1 регистра 02 в инверсное состояние (логической единицы). Рисунок 24 показывает требования синхронизации для входных данных и для входа IQSEL.

Отметим, что коэффициент интерполяции 1 в режиме с одним портом не доступен.



Рисунок 24 – Требования синхронизации в режиме с одним портом и запрещенной ФАПЧ

Режим с одним портом очень полезен для связи с устройствами, в которых имеются два чередующихся цифровых канала данных (мультиплексированных). Такие программируемые режимы, как инверсия ONEPORTCLK, мощность формирователя ONEPORTCLK и спаривание IQ в условиях разрешенной ФАПЧ и при однопортовом режиме, имеют с запрещенной ФАПЧ идентичные функциональные возможности.

#### 3.24 Режимы цифрового фильтра

Каналы I и Q данных ИС 1273ПА13Т имеют собственные независимые полуполосные КИХ-фильтры. Каждый канал содержит три КИХ-фильтра, обеспечивая коэффициент интерполяции до 8×. Коэффициент интерполяции определен регистром управления 01, битами 7 и 6. На рисунках от 25 до 27 показаны отклики цифровых фильтров, когда ИС 1273ПА13Т работает в

режимах с интерполяцией 2×, 4×, 8×. Частотная ось этих рисунков нормализована к частоте входных данных ЦАП. Как показано на рисунках, цифровые фильтры могут обеспечить подавление вне полосы пропускания больше, чем на 75 дБ.

Таблицы 12 – 14 содержат коэффициенты фильтров.

| 1      | J           |        |             |
|--------|-------------|--------|-------------|
| Отвод  | Коэффициент | Отвод  | Коэффициент |
| 1,43   | 8           | 12, 32 | 0           |
| 2,42   | 0           | 13, 31 | 673         |
| 3, 41  | 29          | 14, 30 | 0           |
| 5, 39  | 0           | 15, 29 | -1079       |
| 6, 38  | 67          | 16, 28 | 0           |
| 7, 37  | 0           | 17, 27 | 1772        |
| 8, 36  | -134        | 18, 26 | 0           |
| 9, 35  | 244         | 19, 25 | -3280       |
| 10, 34 | 0           | 20, 24 | 0           |
| 11, 33 | -414        | 21, 23 | 10364       |
|        |             | 22     | 16384       |

Таблица 12– Полуполосный фильтр №1 (43 коэффициента)



Рисунок 25 – АЧХ фильтра интерполятора 2×

| Отвод | Коэффициент |
|-------|-------------|
| 1, 19 | 19          |
| 2, 18 | 0           |
| 3, 17 | -120        |
| 4, 16 | 0           |
| 5, 15 | 438         |
| 6, 14 | 0           |
| 7, 13 | -1288       |
| 8, 12 | 0           |
| 9, 11 | 5047        |
| 10    | 8192        |



Рисунок 26 – АЧХ фильтра интерполятора 4×

Таблица 14 – Полуполосный фильтр №3 (11 коэффициентов)

| Отвод | Коэффициент |
|-------|-------------|
| 1, 11 | 7           |
| 2, 10 | 0           |
| 3, 9  | -53         |
| 4, 8  | 0           |
| 5,7   | 302         |
| 6     | 512         |



Рисунок 27 – АЧХ фильтра интерполятора 8×

#### 3.25 Амплитудная модуляция

Для двух синусоидальных сигналов одной частоты, но с различием по фазе на 90°, точка отсчета во времени может быть взята таким образом, что сигнал с опережающей фазой являлся косинусоидальным, а сигнал с отстающей фазой являлся синусоидальным. Анализ комплексных переменных говорит о том, что косинусоидальный сигнал может быть определен как имеющий положительные действительные компоненты в положительной и отрицательной частотных областях, в то время как синусоидальный сигнал состоит из мнимых компонентов: положительной в положительной частотной области и отрицательной в отрицательной частотной области. Это показано на рисунке 28.



Рисунок 28 – Реальные и мнимые компоненты синусоидального и косинусоидального сигналов

синусоидальным Амплитудная модуляция, осуществляемая или косинусоидальным сигналами является сверткой модулируемого сигнала с модулирующей несущей частотной области. В Амплитудное масштабирование модулированного сигнала уменьшает положительные и отрицательные боковые сигналы в два раза. Данное масштабирование очень обсуждении различных режимов модуляции. важно при Фазовые соотношения модулированных сигналов зависят от того, является ли несущая частота синусоидальной или косинусоидальной. Примеры модуляции синусом и косинусом приведены на рисунке 29.



Рисунок 29 – Амплитудная модуляция синусом и косинусом

## 3.26 Модуляция, интерполяция запрещена

Управляющим регистром 01, битами 7 и 6, установленными в нулевое состояние, блокируется функция интерполяции на ИС 1273ПА13Т.

На рисунках от 30 до 33 показаны выходные спектральные характеристики ЦАП 1273ПА13Т в различных модуляционных режимах, с блокированными фильтрами-интерполяторами. Частота модуляции определяется уровнем управляющего регистра 01, битами 5 и 4. Высокие прямоугольники представляют области цифрового спектра узкополосного модулирующего сигнала. Сравнивая цифровой спектр в области спада ЦАП sin(x)/x, можно сделать оценку требуемых характеристик для восстанавливающих фильтров. Заметим также, по предыдущему обсуждению амплитудной модуляции, что спектральные компоненты (когда модуляция осуществляется f<sub>s</sub>/4 или f<sub>s</sub>/8) масштабируются с поправочным коэффициентом 2. Когда модуляция f<sub>s</sub>/2, суммируются спектральные компоненты конструктивно, И эффект масштабирования отсутствует. Это суммирование не отражено на графиках для f<sub>s</sub>/4 и f<sub>s</sub>/8: здесь амплитуды прямоугольников должны составлять минус 6 дБ.

Влияние цифровой модуляции на спектральную характеристику ЦАП, интерполяция запрещена.



Рисунок 30 – Модуляция блокирована



Рисунок 32– Модуляция =  $f_{DAC}/4$ 

Рисунок 31 – Модуляция = f<sub>DAC</sub>/2



# 3.27 Модуляция, интерполяция = 2×

Коэффициент интерполяции ИС 1273ПА13Т 2× устанавливается регистром управления 01, битами 7 и 6, установленными в состояние 01. Модуляция достигается поочередным умножением отсчетов на выходе фильтра-интерполятора последовательностью (+1, -1). На рисунках от 33 до 36 показана спектральная характеристика выхода ЦАП с 2× интерполяцией в различных режимах модуляции. Преимущество становится очевидным на рисунках от 33 до 36, на которых видно, что при обработке фильтрамиинтерполяторами до цифрового модулятора отсутствуют образы, которые обычно присутствуют в спектре около значимой точки. А также видно, что полоса пропускания фильтров интерполяторов может быть сдвинута, предоставив эквивалент цифрового фильтра высоких частот.

При этом, при использовании режима модуляции fs/4 нет полосы затухания, так как края полос совпадают друг с другом, в режиме  $f_S/8$  масштабирование амплитуды происходит только на части полосы пропускания цифрового фильтра из-за конструктивных добавлений лишь к той части полосы пропускания.





Рисунок  $35 - 2 \times$  Интерполяция, модуляция =  $f_{DAC}/2$ 



модуляция =  $f_{DAC}$  /8

# 3.28 Модуляция, интерполяция = 4×

Коэффициент интерполяции 4× ИС 1273ПА13Т устанавливается регистром управления 01, битами 7 и 6, установленными в состояние 10. Модуляция достигается поочередным умножением отсчетов на выходе фильтра-интерполятора на элементы последовательности (0, 1, 0, -1). На рисунках от 38 до 41 изображена спектральная характеристика выхода ЦАП 1273ПА13Т с 4× интерполяцией в различных режимах модуляции.











Рисунок 39 – 4× Интерполяция, модуляция =  $f_{DAC}/2$ 



Рисунок 41 – 4× Интерполяция, модуляция =  $f_{DAC}/8$ 

# 3.29 Модуляция, интерполяция = 8×

Коэффициент интерполяции 8× ИС 1273ПА13Т устанавливается регистром управления 01, битами 7 и 6, установленными в состояние 11. Модуляция достигается поочередным умножением отсчетов на выходе фильтра-интерполятора последовательностью (0; +0,707; +1; +0,707; 0; – 0,707; -1; -0,707). На рисунках от 42 до 45 изображена спектральная характеристика ЦАП 1273ПА13Т с 8× интерполяцией в различных режимах модуляции. Анализируя рисунки от 42 по 45, можно видеть, что чем выше коэффициент интерполяции, тем проще восстанавливающие фильтры на выходе ЦАП.



Рисунок 42 – 8× Интерполяция, модуляция блокирована,



Рисунок  $44 - 8 \times$  Интерполяция, модуляция =  $f_{DAC} / 4$ 



Рисунок  $43 - 8 \times$  Интерполяция модуляция =  $f_{DAC}/2$ 



Рисунок 45 –  $8 \times$  Интерполяция, модуляция =  $f_{DAC} / 8$ 

#### 3.30 Ноль-дополнение

Управляющий регистр 01, бит 3.

Как показано на рисунке 46, на частоте  $f_{DAC}$  происходит обнуление частотной характеристики выхода ЦАП (после интерполяции, модуляции и восстановления ЦАП). Это происходит из-за присущего цифро-аналоговому преобразованию спада типа sin(x)/x. В приложениях, где рабочий частотный спектр ниже  $f_{DAC}/2$ , это не создает проблем. Отметим, что при  $f_{DAC}/2$  затухание из-за sin(x)/x составляет 4 дБ. В более широкополосных применениях (RF) этот спад может быть проблемой из-за увеличенной неравномерности амплитудной характеристики фильтра в рабочей полосе частот и уменьшения амплитуды сигнала.

Рассмотрим приложения, где цифровые данные ИС 1273ПА13Т представляют видеосигнал около частоты  $f_{DAC}/4$  с шириной спектра  $f_{DAC}/10$ . Сигнал, восстановленный ИС 1273ПА13Т, в пределах своего спектра претерпевает изменение амплитуды только на 0,75 дБ. Однако, тот же самый сигнал на частоте (3 ×  $f_{DAC}/4$ ), пострадает из-за неравномерности АЧХ на 3,93 дБ. Это изображение может быть удовлетворительным сигналом в режиме промежуточной частоты, при использовании одного из режимов модуляции ИС 1273ПА13Т. Этот спад частотных спектров можно увидеть на рисунках от 36 до 45, где эффект интерполяции и модуляции вполне очевиден.



Рисунок 46 – Эффект ноль-дополнения ЦАП sin(x)/x

Чтобы улучшить равномерность АЧХ в полосе спектра желательного сигнала, может быть разрешен режим ноль-дополнения установкой соответствующего бита управляющего регистра в состояние логической единицы. Эта опция увеличивает соотношение f<sub>DAC</sub>/f<sub>DATA</sub> в два раза, удваивая частоту выборки ЦАП и вставляя выборку, равную середине шкалы (т. е. 10 0000 0000 0000, что эквивалентно выборке нулевого значения сигнала) после каждой выборки данных, исходящей от интерполирующего фильтра. Данная функция важна, поскольку затронет коэффициент делителя ФАПЧ, чтобы сохранить VCO в пределах его оптимального диапазона частот.

Отметим, что нуль дополнение имеет место в цепи цифрового сигнала на выходе цифрового модулятора, перед ЦАП.

Результирующий эффект – увеличение частоты выборки выхода ЦАП в два раза с перемещением спада в передаточной функции sin(x)/х ЦАП на удвоенную первоначальную частоту. На рисунке 46 очевидна потеря на 6 дБ в амплитуде на низких частотах.

Важно понять, что ноль-дополнение не изменяет положение спектра, а повышает амплитуду и равномерность в полосе пропускания. Например, неравномерность амплитуды в полосе пропускания в предыдущем примере на частоте ( $3 \times f_{DATA} / 4$ ) теперь улучшена до 0,59 дБ в то время, как уровень сигнала увеличился ненамного: от -10,5 до -8,1 дБ.

# 3.31 Модуляция (режим комплексного микширования)

Управляющий регистр 01, бит 2.

В режиме комплексного микширования два цифровых модулятора 1273ПА13Т объединены для обеспечения комплексной модуляционной функции. В соединении с внешним квадратурным модулятором комплексная модуляция может использоваться для реализации архитектуры передачи с подавленной боковой полосой. Функция комплексной модуляции может быть запрограммирована для  $e^{+j\omega t}$  или  $e^{-j\omega t}$ , чтобы подавлять верхнюю или нижнюю боковую полосу. Как и в режиме реальной модуляции, частота модуляции  $\omega$  может быть запрограммирована через порт параллельного интерфейса SPI для  $f_{DAC}/2$ ,  $f_{DAC}/4$  и  $f_{DAC}/8$ , где  $f_{DAC}$  – частота выборок ЦАП.

#### 3.32 Операции на комплексных сигналах

Комплексные сигналы не могут быть реализованы вне компьютерного моделирования. Однако два канала данных, состоящие из действительных данных, могут быть определены как действительная и мнимая составляющие комплексного сигнала. Часто выбирают метод, когда I – действительный, а Q – мнимый информационные каналы. Используя определенную на рисунке 47 архитектуру, можно реализовать систему, оперирующую на комплексных сигналах и дающую комплексный (действительный и мнимый) выходной сигнал.

 $(e^{+j\omega t})$ . Если желательна комплексная функция модуляции составляющие действительные мнимые системы соответствуют И действительным и мнимым составляющим  $e^{+j\omega t}$  или  $cos(\omega t)$  и  $sin(\omega t)$ . Как показано на рисунке 47, комплексная функция модуляции может быть реализована применением этих компонентов к структуре, приведенной на рисунке 48.



Рисунок 47 – Реализация комплексной системы



Рисунок 48 – Реализация комплексного модулятора

#### 3.33 Комплексная модуляция и подавление боковой полосы

В традиционной передаче применяется двухступенчатое преобразование с повышением частоты, в котором сигнал основной полосы модулирован одной несущей к промежуточной частоте и затем модулируется во второй раз к передающей частоте. Хотя этот подход имеет несколько преимуществ, главный недостаток состоит в том, что около передающей частоты создаются две боковые полосы. Необходима только одна полоса, другая полоса является зеркальной копией. Если нежелательная полоса не отфильтрована, обычно с аналоговыми компонентами, то на ее передачу расходуется мощность и часть полосы пропускания, доступная в системе.

Более эффективный метод подавления нежелательного спектра может быть достигнут использованием комплексного модулятора с последующим квадратурным модулятором. Рисунок 49 – блок-схема квадратурного модулятора. Отметим, что фактически – это половина комплексного модулятора: его действительный выход. Полное преобразование с повышением частоты представляет собой пару каскадов с комплексным преобразованием сигнала, действительный выход которой превращается в передаваемый сигнал.



Рисунок 49 – Квадратурный модулятор

Все преобразование с повышением частоты от основной полосы частот к передающей частоте представлено на рисунке 50. Результирующий спектр, показанный на рисунке 51, представляет собой комплексные данные, состоящие из действительного и мнимого каналов основной полосы частот, модулированных ортогональными (косинус и отрицательный синус) несущими на передающей частоте. Важно помнить, что в этом применении (два канала данных основной полосы частот) подавление боковой полосы не зависит от входных данных каналов ИС 1273ПА13Т.

Фактически, подавление зеркальной боковой полосы произойдет или в каком-то одном, или в обоих активных каналах ИС 1273ПА13Т. Заметим, что изменением знака синусоидального множителя в комплексном модуляторе могла бы быть подавлена верхняя боковая полоса с одновременным прохождением нижней боковой. Это легко сделать в ИС 1273ПА13Т выбором  $e^{+j\omega t}$  (регистр 01, бит 1). В комплексной форме на рисунке 51 представлено двухступенчатое преобразование с повышением частоты комплексного сигнала основной полосы к несущей.



Рисунок 50 – Двухступенчатое преобразование с повышением частоты и подавлением одной боковой полосы



Рисунок 51 – Двухступенчатое комплексное преобразование с повышением частоты

#### 3.34 Подавление боковой полосы модулированных несущих

Как показано на рисунке 51, подавление зеркальной полосы может быть достигнуто подачей основной полосы частот на ИС 1273ПА13Т и последующим ИС 1273ПА13Т с квадратурной модуляцией. Чтобы обрабатывать множество несущих с возможностью подавления боковой полосы, необходимо каждую несущую комплексно модулировать. Как показано на рисунке 52, один или множество комплексных модуляторов использованы для синтеза комплексных несущих. могут быть Эти комплексные несущие суммируются и подаются на действительный и мнимый входы 1273ПА13Т. Система, в которой множество широкополосных сигналов комплексно модулированы и затем поданы на реальные и мнимые входы 1273ПА13Т с последующим квадратурным модулятором, показана на рисунке 53, который также описывает передаточную характеристику этой системы и выходной спектр. Отметим подобие передаточных функций, приведенных на рисунке 53 и 51. На рисунке 53 показан дополнительный каскад комплексного модулятора для суммирования множества несущих на входах 1273ПА13Т. Как и на рисунке 50, подавление боковой полосы не зависит от действительных или мнимых данных в основной полосе частот в канале. произойдет. любом Подавление боковой полосы если действительные или мнимые данные – или и те, и другие – будут присутствовать в канале в основной полосе частот.

Важно помнить, что величина комплексного сигнала может быть выше в 1,414 раза величины его действительного или мнимого компонента. Из-за увеличения амплитуды сигнала на 3 дБ действительные и мнимые входы на ИС 1273ПА13Т должны быть, по крайней мере, на 3 дБ ниже полного масштаба при работе с комплексным модулятором. Переполнение в комплексном модуляторе приведет к ощутимым искажениям на выходе ЦАП.



Рисунок 52 – Синтез комплексного сигнала на нескольких несущих

#### Каналы основной полосы



Рисунок 53 – Подавление боковой полосы с мультинесущим сигналом

Комплексная несущая, синтезируемая в цифровом модуляторе 1273ПА13Т, достигнута созданием двух реальных цифровых несущих сдвинутых по фазе на 90°. Несущие не могут быть созданы модулятором, работающим на частоте  $f_{DAC}/2$ . По этой причине комплексная модуляция осуществляется только с коэффициентами модуляции  $f_{DAC}/4$  и  $f_{DAC}/8$ .

Области A и B на рисунках от 54 до 59 являются результирующим комплексным сигналом, описанным ранее, когда комплексная модуляция в 1273ПА13Т осуществляется термом  $+e^{j\omega t}$ . Области C и D – результирующий комплексный сигнал, описанный ранее, с положительными частотными компонентами, когда комплексная модуляция в ИС 1273ПА13Т осуществляется термом  $-e^{j\omega t}$ . Аналоговый квадратурный модулятор после 1273ПА13T по своей природе модулирует термом  $+e^{j\omega t}$ .

#### Область А

Область А является результатом преобразования с повышением основной частоты комплексного сигнала В полосе частот. Если рассматривается как комплексный сигнал, то останутся только изображения в области А. У комплексного сигнала А в цифровой области, состоящего только из положительных частотных компонентов, есть изображения в позитивных нечетных областях Найквиста (1, 3, 5...), тоже самое есть и в отрицательных четных областях. Подавление помех от зеркального канала в любой области Найквиста станет более очевидным при использовании квадратурного модулятора. Изображения появятся на действительном и мнимом выводах ИС 1273ПА13Т так же, как и на выводе квадратурного модулятора, где в центре графика спектра представлен квадратурный модулятор и гетеродин, в горизонтальном масштабе теперь представлено частотное смещение гетеродина.

# Область В

Область В комплексно сопряжена с областью А. Чтобы увидеть действительные и мнимые данные ЦАП 1273ПА13Т, необходимо использовать анализатор спектра, тогда область В будет появляться в спектре. Однако, на выходе квадратурного модулятора, область В будет подавлена.

## Область С

Область С является результатом преобразования с понижением частоты, поскольку несущая модуляции есть  $-e^{j\omega t}$ . Если рассматривается как комплексный сигнал, изображения останутся только в области С. Это изображение появится на действительных и мнимых выводах ИС 1273ПА13Т так же, как и на выводе квадратурного модулятора, где центр спектрального графика теперь представляет гетеродин квадратурного модулятора, а в горизонтальном масштабе представлено смещение от частоты гетеродина.

#### Область D

Область D комплексно сопряжена с областью C. Чтобы увидеть действительные и мнимые данные ЦАП 1273ПА13Т, необходимо использовать анализатор спектра, тогда область D появится в спектре. Однако, на выходе квадратурного модулятора, область D будет подавлена.

На рисунках от 60 до 67 показан отклик 1273ПА13Т и AD8345, заданный входным комплексным сигналом 1273ПА13Т, изображенным на рисунке 60. Результаты на этих графиках были получены со скоростью передачи данных 12,5 MSPS на входе ИС 1273ПА13Т. При коэффициенте интерполяции 4× или 8× скорость выходных данных ЦАП 50 MSPS или 100 MSPS. Как результат, верхний диапазон выходного спектра на этом графике является первой нулевой точкой спада sin(x)/x и ассиметрия выходных изображений ЦАП (или зеркальных каналов) представляет спад по спектру sin(x)/x. Внутренняя фазовая автоподстройка разрешена. В дополнение, для подавления изображений ЦАП используется фильтр нижних частот третьего порядка на 35 МГц.

Важный вывод можно сделать, анализируя рисунок 62 и рисунок 64. На рисунке 62 представлена группа положительных частот модулированных  $f_{DAC}/4$  в то время, как на рисунке 64 представлена группа отрицательных частот, модулированных (–  $f_{DAC}/4$ ). Анализируя действительные или мнимые выходы ИС 1273ПА13Т, показанные на рисунках 62 и 64, можно заметить, что результаты выглядят идентично. Однако анализатор спектра не может показать фазовое соотношение этих сигналов. Различие по фазе между двумя сигналами становится очевидным, когда они проходят через квадратурный модулятор AD8345, результаты показаны на рисунке 63 и 65.



Рисунок 54 — Интерполяция  $2\times$ , комплексная модуляция  $f_{DAC}/4$ 



Рисунок 56 – Интерполяция 8×, комплексная модуляция f<sub>DAC</sub>/4



Рисунок 58– Интерполяция 4×, комплексная модуляция  $f_{DAC}/8$ 



Рисунок 55– Интерполяция 4×, комплексная модуляция f<sub>DAC</sub>/4



Рисунок 57 – Интерполяция 2×, комплексная модуляция f<sub>DAC</sub>/8



Рисунок 59– Интерполяция 8×, комплексная модуляция f<sub>DAC</sub>/8



Рисунок 60 – Действительный выход ЦАП 1273ПА13Т комплексного входного сигнала в основной полосе частот (только позитивные частоты), интерполяция 4×, модуляция в ИС 1273ПА13Т отсутствует



Рисунок 61– Комплексный выход ИС 1273ПА13Т с квадратурным модулятором AD8345 (частота гетеродина = 800 МГц)



Рисунок 62 – Действительный вывод ЦАП 1273ПА13Т комплексного входного сигнала в основной полосе частот (только позитивные частоты), интерполяция 4×, модуляция в ИС 1273ПА13Т = f<sub>DAC</sub>/4



Рисунок 63 – Комплексный выход ИС 1273ПА13Т, с квадратурным модулятором AD8345 (частота гетеродина = 800 МГц)



Рисунок 64 – Действительный вывод ЦАП 1273ПА13Т комплексного входного сигнала в основной полосе (только отрицательные частоты), интерполяция 4×, комплексная модуляция в 1273ПА13Т = -f<sub>DAC</sub>/4



Рисунок 65 – Комплексный вывод ИС 1273ПА13Т, с квадратурным модулятором AD8345 (частота гетеродина = 800 МГц)



Рисунок 66 – Действительный вывод ЦАП 1273ПА13Т комплексного входного сигнала в основной полосе частот (только позитивные частоты), интерполяция 8×, модуляция в 1273ПА13Т = f<sub>DAC</sub>/8



Рисунок 67 – Комплексный выход ИС 1273ПА13Т, с квадратурным модулятором AD8345 (частота гетеродина = 800 МГц)

# 3.35 Управление режимом через SPI

Карта регистров SPI представлена в таблице 15.

| 1 аолица 15 – Карта регистров SPI (значения по умолчанию выделены жирным шрио |
|-------------------------------------------------------------------------------|
|-------------------------------------------------------------------------------|

| Адрес | Бит 7                      | Бит б       | Бит 5         | Бит 4        | Бит 3        | Бит 2             | Бит 1                | БитО                   |
|-------|----------------------------|-------------|---------------|--------------|--------------|-------------------|----------------------|------------------------|
| 00h   | SDIO                       | LSB. MSB    | Сброс по      | Режим        | Режим        | Режим 1R/2R       | Индикатор            | -                      |
|       | двунаправ-                 | первый      | логической 1  | бездействия  | малой        | <b>0=2R.</b> 1=1R | PLL LOCK             |                        |
|       | ленный                     | 0 = MSB     |               | логическая 1 | мошности.    | • ===, = ===      | 122_20001            |                        |
|       | 0=Вхол                     | 1 = LSB     |               | закрывает    | логическая 1 |                   |                      |                        |
|       | 1=I/O                      |             |               | токи на      | запрешает    |                   |                      |                        |
|       |                            |             |               | входе ЦАП    | цифро-       |                   |                      |                        |
|       |                            |             |               | ,            | аналоговые   |                   |                      |                        |
|       |                            |             |               |              | функции      |                   |                      |                        |
| 01h   | Коэффициент                | Коэффици-   | Режим         | Режим        | 0 = нет      | 1 = реальное      | $0 = e^{-j\omega t}$ | DATACLK/               |
|       | интерполяции               | ент интер-  | модуляции     | модуляции    | заполнения   | смешивание        | $1 = e^{+j\omega t}$ | PLL_LOCK <sup>1)</sup> |
|       | (1×, 2×, 4×,               | поляции     | (нет,         | (нет,        | нулями       | 0=комплекс-       |                      | выбор                  |
|       | 8×)                        | (1×,2×,4×,  | fdac/2,       | fdac/2,      | 1 = есть     | ное смешива-      |                      | 0 =                    |
|       |                            | 8×)         | fdac/4,       | fdac/4,      | заполнение   | ние               |                      | PLL_LOCK               |
|       |                            | -           | fdac/8)       | fdac/8)      | нулями       |                   |                      | 1 = DATACLK            |
| 02h   | 0=дополни-                 | 0=два       | DATACLK       | DATACLK      |              | ONEPORTCLK        | IQSEL                | I или Q первый         |
|       | тельный код                | порта       | мощность      | инверсия     |              | инверсия          | инверсия             | 0 = І первый           |
|       | l = прямой код             | 1 = один    | формиро-      | 0 = нет      |              | 0 = нет           | 0 = нет              | 1 = Q первый           |
|       |                            | порт        | вателя        | инверсии     |              | инверсии          | инверсии             |                        |
|       |                            |             |               | 1=инверсия   |              | 1=инверсия        | 1=инверсия           |                        |
| 03h   | Источ. clk <sup>1)</sup>   |             |               |              |              |                   | PLL коэф-            | PLL коэф-              |
|       | 0=DATACLK                  |             |               |              |              |                   | фициента             | фициента               |
|       | 1=SDO                      |             |               |              |              |                   | деления              | деления                |
| 04h   | 0=PLL                      | 0=Автомат   |               |              |              | PLL               | PLL                  | PLL                    |
|       | выключен                   | управления  |               |              |              | управление        | управление           | управление             |
|       | I = PLL                    | подкачкой   |               |              |              | подкачкой         | подкачкой            | подкачкой              |
|       | включен                    | заряда, 1 = |               |              |              | заряда            | заряда               | заряда                 |
| 0.51  | ID 4 C                     | программир  | ID 4 C        | IDAG         | ID 4 C       | IDAG              | IDAG                 | IDAG                   |
| 05h   | IDAC                       | IDAC        | IDAC          | IDAC         | IDAC         | IDAC              | IDAC                 | IDAC                   |
|       | усиление                   | усиление    | усиление      | усиление     | усиление     | усиление          | усиление             | усиление               |
| 06h   | плавно                     | плавно      | плавно        | плавно       | ПЛАВНО       | ПЛАВНО            | ПЛАВНО               | ПЛАВНО                 |
| 0011  |                            |             |               |              | VCULEUME     | VCHURC            | VCUTEURE             | ирас                   |
|       |                            |             |               |              | грубо        | грубо             | грубо                | yeuhenne rpy00         |
| 07h   | IDAC                       | IDAC        | IDAC          | IDAC         | IDAC         | IDAC              | IDAC                 | IDAC                   |
| 0711  | смещение                   | смещение    | смещение      | смещение     | смещение     | смещение          | смещение             | смещение               |
|       | Бит 9                      | Бит 8       | Бит 7         | Бит б        | Бит 5        | Бит 4             | Бит 3                | Бит 2                  |
| 08h   | IDAC                       |             |               | -            |              |                   | IDAC                 | IDAC                   |
|       | 0 = I <sub>OFFSET</sub> на |             |               |              |              |                   | смещение             | смещение               |
|       | I <sub>OUTA</sub>          |             |               |              |              |                   | Бит 1                | Бит 0                  |
|       | $1 = I_{OFFSET}$ на        |             |               |              |              |                   |                      |                        |
|       | I <sub>OUTB</sub>          |             |               |              |              |                   |                      |                        |
| 09h   | QDAC                       | QDAC        | QDAC          | QDAC         | QDAC         | QDAC              | QDAC                 | QDAC                   |
|       | плавная                    | плавная     | плавная       | плавная      | плавная      | плавная           | плавная              | плавная                |
|       | регулировка                | регулировка | регулировка   | регулировка  | регулировка  | регулировка       | регулировка          | регулировка            |
|       | усиления                   | усиления    | усиления      | усиления     | усиления     | усиления          | усиления             | усиления               |
| 0Ah   |                            |             |               |              | QDAC         | QDAC              | QDAC                 | QDAC                   |
|       |                            |             |               |              | усиления     | усиления          | усиления             | усиления               |
| 0.57  | 0040                       |             | 00.40         |              | груоо        | грубо             | груоо                | грубо                  |
| 0Bh   | QDAC                       | QDAC        | QDAC          | QDAC         | QDAC         | QDAC              | QDAC                 | QDAC                   |
|       | смещение                   | смещение    | смещение      | смещение     | смещение     | смещение          | смещение             | смещение               |
| OCh   | ригу<br>ОДАС               | ритδ        | <b>D</b> ИТ / | рит о        | рит э        | риг4              |                      | DИТ2<br>ODAC           |
| UCII  | 0=LOFFORT H                |             |               |              |              |                   |                      | QUAC                   |
|       | LOUTA                      |             |               |              |              |                   | смещение<br>Бит 1    | смещение<br>Бит ()     |
|       | $l = I_{OFFSFT}$ Ha        |             |               |              |              |                   |                      | Dail                   |
|       | I <sub>OUTB</sub>          |             |               |              |              |                   |                      |                        |
| 0Dh   | 0012                       |             |               |              | Версия       | Версия            | Версия               | Версия                 |
| 0.Dii |                            |             |               |              | регистра     | регистра          | регистра             | регистра               |
| I     |                            | 1           |               | 1            | 1            | 1 · · · r ···     | 1 · · · · · · · ·    | 1 · · · F              |
|       |                            |             |               |              |              |                   |                      |                        |

<sup>1)</sup>Для дополнительной информации смотри подраздел «Двухпортовый режим ввода данных».

# 3.36 Описание регистров SPI

Адрес 00h.

Бит 7. Логический ноль (по умолчанию) активизирует SPI\_SDIO как вход во время передачи данных (фаза 2) цикла передачи. Когда установлена логическая единица, SPI\_SDIO может работать как вход или выход, в зависимости от состояния бита 7 командного байта (R/W).

Бит 6. Значение логического нуля (по умолчанию): МSB первым. Определяет порядок (LSB/MSB первым) передачи разрядов в передаваемом байте. Полная информация – в подразделе 3.5 настоящего рук.-ва.

Бит 5. Запись единицы в этот бит сбрасывает регистры в значения по умолчанию и перезапускает контроллер последовательного порта. Бит сброса всегда читается как ноль. Однако высокий уровень на этом выводе возвращает все регистры, включая и эти, в регистре 00 в их состояние по умолчанию.

Бит 4. Режим сна. Уровень логической единицы в этом бите выключает выходы ЦАП.

Бит 3. Выключение питания. Логическая единица запрещает все аналоговые и цифровые функции за исключением порта SPI.

Бит 2. Режим 1R/2R. Значение по умолчанию (0) переводит 1273ПА13Т в режим 2R. В этом режиме  $I_{REF}$  токи для I и Q ЦАП устанавливаются отдельно резисторами  $R_{SET}$  на FSADJ2 и FSADJ1 (выводы 66 и 67). В режиме 2R при установке грубой регулировки усиления – на полную шкалу, а плавной регулировкой усиления – на 0,  $I_{FULLSCALE1} = 32 \times U_{REF}/FSADJ1$  и  $I_{FULLSCALE2} = 32 \times U_{REF}/FSADJ2$ . С установкой этого бита в единицу опорные токи для обоих I и Q ЦАП управляются единственным резистором на выводе 67.  $I_{FULLSCALE}$  в режиме 1R для обоих I и Q ЦАП равен половине того, который был бы в режиме 2R, подразумевая, что все другие условия ( $R_{SET}$ , установка регистра) остаются неизменными. В режиме 1R ток полной шкалы каждого ЦАП может быть установлен в 20 мА при условии, что величина резистора будет равна половине значения  $R_{SET}$ , используемого в режиме 2R.

Бит 1. Индикатор PLL\_LOCK. Когда PLL разрешен, логическая единица показывает, что ФАПЧ находится в состоянии захвата (захвачен). Логический ноль указывает, что ФАПЧ не захвачен.

Адрес 01h.

Биты 7, 6. Коэффициенты интерполяции фильтра выбираются согласно таблице 16.

| ' | Габлица 16   |             |
|---|--------------|-------------|
|   | Бит 7, бит 6 | Коэффициент |
|   |              |             |

| 00 | 1 |
|----|---|
| 01 | 2 |
| 10 | 4 |
| 11 | 8 |

Биты 5, 4. Режимы модуляции выбираются согласно таблице 17.

Таблица 17

| Бит 5, бит 4 | Модуляция         |
|--------------|-------------------|
| 00           | нет               |
| 01           | $f_S/2$           |
| 10           | $f_S/4$           |
| 11           | f <sub>S</sub> /8 |

Бит 3. Логическая единица разрешает режим дополнения нулями для интерполирующих фильтров.

Бит 2. Логическая единица (по умолчанию) разрешает режим реального смешивания. Каналы передачи данных I и Q модулируются ( $f_s/2$ ,  $f_s/4$  или  $f_s/8$ ) после фильтров интерполяторов. Однако, конфигурация для получения комплексной модуляции не создается, и промодулированные данные I и Q в дальнейшем не смешиваются. В режиме комплексного смешивания (логический ноль) цифровые модуляторы каналов I и Q объединяются для создания комплексного цифрового модулятора. Когда ИС 1273ПА13Т применяется вместе с внешним квадратурным модулятором, то подавление зеркального канала может быть получено на частоте выше или ниже промежуточной частоты (т.е. вторичной LO внешнего аналогового квадратурного модулятора) согласно значению бита 1 регистра 01.

Бит 1. Логический ноль (по умолчанию) обусловливает комплексную модуляцию (формы  $e^{-j\omega t}$ ) с подавлением верхней боковой полосы (при условии использования ИС 1273ПА13Т вместе с внешним квадратурным модулятором). Логическая единица обусловливает комплексную модуляцию (формы  $e^{+j\omega t}$ ) с подавлением нижней боковой полосы.

Бит 0. В двухпортовом режиме значение логического ноля (по умолчанию) делает вывод 10 DATACLK/PLL\_LOCK индикатором захвата внутренней ФАПЧ. Логическая единица делает вывод 10 работающим, как выход DATACLK. Полная информация – в подразделе 3.14 настоящего рук.ва. Адрес 02h. Бит 7. Логический ноль (значение по умолчанию) позволяет принимать входные данные в двоично-дополнительном коде. Логическая единица позволяет принимать данные в прямом двоичном коде.

Бит 6. Логический ноль (по умолчанию) переключает 1273ПА13Т в двухпортовый режим. Данные каналов I и Q вводятся через порт 1 и порт 2 соответственно. Логическая единица переводит ИС 1273ПА13Т в режим одного порта, в котором чередующиеся данные каналов I и Q подаются на вход порта 1. Подробная информация по использованию DATACLK/PLL\_LOCK, IQSEL и режима ONEPORTCLK содержится в разделах 3.14 и 3.15.

Бит 5. Уровень мощности DATACLK. С запрещенной ФАПЧ и при установке этого бита в ноль рекомендуется буферизация DATACLK. При установке бита в значение логической единицы, DATACLK работает как усиленный драйвер, способный возбуждать небольшую емкостную нагрузку.

Бит 4. По умолчанию устанавливается в значение логического ноля. Значение 1 инвертирует DATACLK на выводе 10.

Бит 2. По умолчанию устанавливается в значение логического нуля. Значение 1 инвертирует ONEPORTCLK на выводе 35.

Бит 1. Логический ноль (по умолчанию) вызывает IQSEL = 0, чтобы направить входные данные в канал I в то время, как IQSEL = 1 направляет входные данные в канал Q.

Бит 0. Значение логического ноля (по умолчанию) определяет порядок спаривания каналов как IQ, IQ,..., в то время, как установка логической единицы упорядочивает спаривание как QI, QI,...

Адрес 03h.

Бит 7. Направляет сигнал синхронизации данных (поделенный сигнал синхронизации ЦАП) либо на вывод DATACLK/PLL\_LOCK (вывод 10), либо на SPI\_SDO (вывод 58). Логический ноль (по умолчанию) будет разрешать сигнал синхронизации данных на выводе DATACLK/PLL\_LOCK в то время, как логическая единица будет разрешать сигнал синхронизации данных на выводе SPI\_SDO. Для получения дополнительной информации см. подраздел 3.14 настоящего руководства.

Биты 1, 0. Установка коэффициента делителя к более высокому числу позволяет VCO в PLL работать на высокой частоте (для лучшей работы) в то время, как синхроимпульсы входа и выхода ЦАП работают существенно медленнее. Коэффициент деления выбирается согласно таблице 18.

Таблица 18

| Бит 1, бит 0 | Коэффициент деления |
|--------------|---------------------|
| 00           | 1                   |
| 01           | 2                   |
| 10           | 4                   |
| 11           | 8                   |

Адрес 04h.

Бит 7. Значение логического ноля (по умолчанию) запрещает внутренний ФАПЧ. Значение логической единицы разрешает ФАПЧ.

Бит 6. Значение логического ноля (по умолчанию) устанавливает управление генератором подкачки заряда в автоматический режим. В этом режиме токи смещения генератора управляются отношением делителя, определенным в 03-ем адресе битами 1 и 0. Логическая единица позволяет пользователю вручную определять ток смещения генератора подкачки заряда, используя 04-ый адрес, биты 2, 1 и 0. Корректировка тока смещения для генератора подкачки заряда позволяет пользователю оптимизировать характеристики шум/время установления для ФАПЧ.

Биты 2, 1, 0. Эти биты определяют токи смещения для генератора подкачки заряда согласно таблице 19.

| Таблица 19 |
|------------|
|------------|

| Биты 2, 1, 0 | Ток, мкА |
|--------------|----------|
| 000          | 50       |
| 001          | 100      |
| 010          | 200      |
| 011          | 400      |
| 111          | 800      |

Адрес 05h, 09h.

Биты от 7 до 0. Данные биты представляют 8-битовое двоичное число (MSB = бит 7), которое определяет плавную регулировку усиления для канала I (05h) и канала Q (09h).

Адрес 06h, 0Ah.

Биты от 3 до 0. Данные биты представляют 4-битовое двоичное число (MSB = бит 3), которое определяет грубую регулировку усиления для канала I (06h) и канала Q (0Ah).

Адрес 07h, 0Bh.

Биты от 7 до 0. Эти биты используются вместе с адресом 08h, 0Ch, битами 1, 0.

Адрес 08h, 0Ch.

Биты 1, 0. 10 битов от этих двух пар адресов (07h, 08h и 0Bh, 0Ch) представляют 10-битовое двоичное число, которое определяет корректировку смещения в каналах I и Q согласно соотношениям (1) пункта 3.8 (07h, 0Bh бит 7 = MSB/08h, 0Ch бит 0 = LSB).

Бит 7. Этот бит определяет направление смещения в канале I (08h) и в канале Q (0Ch). Уровень логического нуля прикладывает положительное смещение к току  $I_{OUTA}$  в то время, как уровень логической единицы прикладывает положительное смещение к току  $I_{OUTB}$ . Величина тока смещения определяется битами в адресах 07h, 08h, 0Bh, 0Ch, согласно соотношениям (1) пункта 3.8. В уравнениях (1) токи  $I_{OUTA}$  и  $I_{OUTB}$  показаны как функции плавной и грубой регулировки и корректировки смещения для режима 2R. В режиме 1R ток  $I_{REF}$  создан единственным резистором FSADJ1 (вывод 67). Этот ток делится поровну между каналами, так что коэффициент 1/2 должен быть добавлен в это уравнение для шкалы и смещения для обоих каналов.

## 4 Указания по применению и эксплуатации

Микросхема ИС 1273ПА13Т должна использоваться в соответствии с указаниями по применению и эксплуатации микросхем, согласно ОСТ В 11 0998– 99, АЕЯР.431320.908ТУ с дополнениями и уточнениями, приведенными в настоящем разделе.

# 4.1 Источник опорного напряжения

Микросхема 1273ПА13Т имеет встроенный опорный источник напряжением 1,2 В, который может быть заменен внешним источником. Внешний источник может использоваться для принудительного задания уровня внутреннего источника простой подачей выхода внешнего источника на вывод REFIO. Если используется внутренний источник опорного напряжения, то к выходу REFIO обязательно должен быть подключен внешний керамический конденсатор емкостью 0,1 мкФ. Если требуется использовать внутреннее опорное напряжение микросхемы для внешних микросхем, то к выходу REFIO необходимо подключить буфер, имеющий входной ток меньше 100 нА.

Внешний источник опорного напряжения может обеспечить большую точность, а изменением его напряжения можно регулировать ток полной шкалы ЦАП.

#### 4.2 Различные виды подключения выходных цепей

Этот раздел показывает некоторые типовые выходные конфигурации устройства ИС 1273ПА13Т. Если нет других примечаний, то предполагается, что ток I<sub>OUTFS</sub> равен 20 мА. Для приложений, требующих оптимальную динамическую характеристику, настоятельно рекомендуется дифференциальная конфигурация выхода.

дифференциальный достигнут Простой выход быть может преобразованием токов Іоита и Іоитв в выходные напряжения замыканием их на ∩GND через одинаковые резисторы. Этот тип конфигурации может быть полезным для управления дифференциальным входом по напряжению такого устройства, как модулятор. Если желательно преобразование в однопроводный сигнал и приложение допускает связь по переменному току, то может быть полезен радиочастотный трансформатор; если требуется усиление по мощности, то может использоваться операционный усилитель. Конфигурация с оптимальную трансформатором высокочастотную обеспечивает характеристику по шуму и гармоническим искажениям. Конфигурация с дифференциальным операционным усилителем подходит для приложений, требующих соединения по постоянному току, усиления сигнала и/или смещения уровня в полосе пропускания выбранного операционного усилителя.

Однопроводный выход является подходящим для приложений, требующих униполярного выходного напряжения. Положительное

униполярное выходное напряжение будет, если ток I<sub>OUTA</sub> и/или ток I<sub>OUTB</sub> резистором нагрузки R<sub>LOAD</sub> относительно соединен ∩GND. Эта С конфигурация является самой подходящей для систем с однополярным питанием, требующих соединения по постоянному току и привязки Альтернативно, усилитель выходного напряжения К земле. можно конфигурировать как преобразователь I-U, таким образом преобразовывая токи I<sub>OUTA</sub> и I<sub>OUTB</sub> в отрицательное униполярное напряжение. Данная конфигурация обеспечивает лучшую линейность систем цифрового управления, так как IOUTA или IOUTB подсоединены к земле или виртуальной земле.

4.3

#### Небуферизованный дифференциальный выход

Небуферизованный дифференциальный выход особенно полезен при проектировании выхода фильтров или возбуждения входов с конечными входными импедансами. Рисунок 68 иллюстрирует выход ИС 1273ПА13Т и эквивалентную схему. Данная информация будет полезной при проектировании интерфейса между 1273ПА13Т и устройством аналоговой квадратурной модуляции типа AD8345.



Рисунок 68 – Небуферизованный выход

Для типичной ситуации, где  $I_{OUTFS} = 20$  мА и  $R_A = R_B = 50$  Ом, значения эквивалентной схемы следующие:

 $U_{\text{SOURCE}} = 2 B_{P-P}$ ,

 $R_{OUT} = 100 \text{ Ом.}$ 

Отметим, что выходное сопротивление самого ЦАП больше, чем 100 кОм, и почти не влияет на полное сопротивление эквивалентной выходной цепи.

#### 4.4 Дифференциальное подключение, использующее трансформатор

Радиочастотный трансформатор может использоваться ДЛЯ преобразования дифференциального сигнала в однопроводной, как показано на рисунке 69. Трансформатор, подключенный к дифференциальному выходу, обеспечивает оптимальную характеристику искажений для выходных сигналов, спектр которых находится в полосе пропускания трансформатора. Высокочастотный трансформатор обеспечивает превосходное подавление искажений общего вида (т.е. четных гармоник) и подавление шумов за пределами диапазона частот (самого трансформатора). Он также обеспечивает электрическую развязку и возможность избавиться от двойного питания нагрузки. Трансформаторы с различными отношениями быть использованы обеспечения импендансов могут также для импендансного согласования.



Рисунок 69 – Схема с трансформаторным выходом

Центральный вывод на первичной обмотке трансформатора должен быть подсоединён к  $\cap$ GND для обеспечения связи по постоянному току обоих выходов IOUTA и IOUTB. Комплементарные напряжения, возникающие на выводах IOUTA и IOUTB (т.е. U<sub>OUTA</sub> и U<sub>OUTB</sub>) симметричным размахом относительно  $\cap$ GND, должны поддерживаться в определённом диапазоне, соответствующем устройству ИС 1273ПА13Т. Дифференциальный резистор R<sub>DIFF</sub> может быть вставлен в режиме, в котором выход трансформатора подключён к нагрузке R<sub>LOAD</sub> через пассивный восстанавливающий фильтр или кабель. Сопротивление R<sub>DIFF</sub> определяется отношением импенданса трансформатора и обеспечивает корректное подключение схемы с низким значением КСВН (коэффициент стоячей волны по напряжению). Заметим, что примерно половина мощности сигнала будет рассеиваться на R<sub>DIFF</sub>.

# 4.5 Дифференциальное подключение, использующее операционный усилитель

Операционный усилитель может также быть использован ДЛЯ преобразования дифференциального сигнала в однопроводной, как показано на Устройство ИС 1273ПА13Т сконфигурировано рисунке 70. с двумя одинаковыми нагрузочными резисторами RLOAD номиналом 25 Oм. Дифференциальное напряжение, образованное посредством токов I<sub>OUTA</sub> и I<sub>OUTB</sub>, преобразуется в однопроводное через конфигурацию дифференциального операционного усилителя. Между ІОИТА и ІОИТВ может быть установлен

дополнительный конденсатор, формирующий действительный полюс Этот дополнительный низкочастотного фильтра. конденсатор также характеристику искажений операционного улучшает усилителя. предотвращая перегрузку входа усилителя от быстрых изменений выхода ЦАП.



Рисунок 70 – Дифференциальное подключение, использующее операционный усилитель

Подавление синфазного сигнала (и искажения второго порядка) в данной конфигурации определяется соответствием (степенью идентичности) резисторов. Используемый операционный усилитель должен работать от симметричного питания, так как его выход – приблизительно ±1,0 В. Рекомендуется высокоскоростной усилитель, такой как AD8021, способный к сохранению дифференциальной характеристики ИС 1273ПА13Т. Дифференциальное усиление операционного усилителя, установленное значением резистора, и полный размах на выходе необходимо учитывать при оптимизации схемы. R<sub>OPT</sub> необходим только для сдвига уровня на выходе операционного усилителя. На рисунке 70 ОVCC является положительным аналоговым питанием для ИС 1273ПА13Т и для операционного усилителя, а также он использован для сдвига уровня дифференциального входа усилителя к половине питания (т.е. ∩VCC /2).

# 4.6 Рекомендации по обеспечению питания, заземления и экранирования

В системах, работающих на больших частотах с высокой производительностью, очень важную роль играет разводка платы. Необходимо правильно выбирать высокочастотные компоненты, размещение их на плате, оптимально производить разводку сигнальных шин, заземления и питания.

Правильное заземление и развязка должны быть главными задачами в высокоскоростных системах с высоким разрешением. В системе для оптимизации управления, развязки аналогового и цифрового токов выводы аналоговой и цифровой земли и питания должны быть разделены. В основном, развязка необходима между парами выводов  $\cap$  VCC и  $\cap$  GND, #VCC и #GND, CLKVCC и CLKGND непосредственно у выводов микросхемы, насколько это возможно.

Можно рекомендовать цепь аналогового питания, представленную на рисунке 71. Цепь состоит из дифференциального LC-фильтра с разделенными питающими напряжениями. Снижение шума может быть достигнуто применением электролитических, танталовых и керамических конденсаторов.



Конденсаторы: C1 = 100 мк $\Phi$  – электролитический; C2 = (10-22) мк $\Phi$  – танталовый; C3 = 0,1 мк $\Phi$  – керамический.

Рисунок 71 – Дифференциальный LC-фильтр для устройств с напряжением питания 3,3 В

Достижение минимальных шумов по питанию необходимо для получения оптимальных характеристик ЦАП. Правильным размещением считается разделение цифровой и аналоговой части устройства полосой аналоговой земли.

Все контакты аналоговой части микросхемы, все аналоговые компоненты на плате должны подсоединяться непосредственно к плоскости аналоговой земли. Разводка платы должна быть сделана таким образом, чтобы шины земли не прерывали критические цепи прохождения сигнала. На цифровой части платы это относится к тактовым сигналам и цифровому входу. На аналоговой части платы это относится к сигналу опорного напряжения, токовым выходам и к цепи питания.

Рекомендуется использование широких дорожек и шин в разводке цепей питания. Это играет двойную роль: понижает сопротивление цепей питания, увеличивает емкость между шинами питания. Очень важна правильная разводка, так как микросхема чувствительна к внешним наводкам и скачкам напряжения. Рекомендуется по возможности делать все соединения короткими и физически близко расположенными к микросхеме.

# Заключение

В настоящем руководстве КФДЛ.431328.020 рассмотрены архитектура, функциональное построение и особенности применения микросхемы 1273ПА13Т, которая представляет собой 14-разрядный цифро-аналоговый преобразователь.

Все значения электрических параметров микросхемы приведены в технических условиях на изделие АЕЯР.431320.908.

Значения параметров, приведенные в настоящем руководстве, являются справочными.

Данное руководство может служить практическим пособием по применению ЦАП для разработки систем на основе микросхем 1273ПА13Т.

Применение микросхемы 1273ПА13Т в системах цифровой обработки сигналов, встроенных системах управления, связи, в системах автоматизации технологических процессов, вычислительной технике, позволит создавать более совершенные в техническом отношении и надежные в эксплуатации изделия.

# Приложение А

(обязательное)

# Термины, определения и буквенные обозначения параметров, не установленные действующими стандартами

# Таблица А.1 – Термины, определения и буквенные обозначения параметров, не установленные действующими стандартами

| Наименование<br>параметра                                | Буквенное<br>обозначение<br>параметра | е Определение параметра                                                                                                                                                                                                                                                                                                                                                                                                                                                                |  |  |  |  |
|----------------------------------------------------------|---------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 1                                                        | 2                                     | 3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |  |  |  |  |
| Интегральная<br>нелинейность                             | EL                                    | Максимальное отклонение действительной<br>характеристики преобразования от установленным<br>способом проведенной прямой, линеаризирующей<br>действительную характеристику преобразования,<br>выраженное в единицах младшего разряда                                                                                                                                                                                                                                                    |  |  |  |  |
| Дифференциальная<br>нелинейность                         | E <sub>LD</sub>                       | Максимальное отклонение разности значений<br>величины в заданной и предшествующей ей точках<br>действительной характеристики преобразования от<br>среднего действительного значения кванта<br>преобразования, выраженное в единицах младшего<br>разряда                                                                                                                                                                                                                                |  |  |  |  |
| Выходной шум                                             | ON                                    | Отношение среднеквадратического значения (тока)<br>шума на выходе ЦАП в заданной полосе частот к<br>квадратному корню из величины, равной заданной<br>полосе частот                                                                                                                                                                                                                                                                                                                    |  |  |  |  |
| Общие<br>гармонические<br>искажения                      | THD                                   | Отношение суммы среднеквадратических значений<br>амплитуд гармоник, исключая первую, к среднеквадра-<br>тичному значению амплитуды основной составляющей<br>выходного сигнала, выраженное в децибеллах.<br>Определяется по формуле<br>THD = $10 lg((V_2^2 + V_3^2 + + V_i^2)/V_1^2)$ , (A.1)<br>где $(V_2^2 + V_3^2 + + V_i^2)$ – среднеквадратичное<br>значение суммы амплитуд гармоник от второй до i-й;<br>$V_1^2$ – среднеквадратичное значение амплитуды<br>основной составляющей |  |  |  |  |
| Выходной ток<br>полной шкалы по<br>аналоговым<br>выходам | I <sub>OUTFS</sub>                    | Ток, определяемый максимальным значением<br>входного кода                                                                                                                                                                                                                                                                                                                                                                                                                              |  |  |  |  |
| Диапазон выходных<br>напряжений                          | $\Delta U_{OCR}$                      | Диапазон напряжений, при котором обеспечивается<br>работоспособность ЦАП                                                                                                                                                                                                                                                                                                                                                                                                               |  |  |  |  |
| Максимальная<br>частота обновления<br>выходных данных    | f <sub>C</sub>                        | Максимальная частота, при которой обеспечивается работоспособность ЦАП                                                                                                                                                                                                                                                                                                                                                                                                                 |  |  |  |  |
| Максимальная<br>частота обновления<br>входных<br>данных  | f <sub>D</sub>                        | Максимальная частота обновления входных данных                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |  |  |

Окончание таблицы А.1

| 1                          | 2                  | 3                                                                  |  |  |  |  |  |
|----------------------------|--------------------|--------------------------------------------------------------------|--|--|--|--|--|
| Частота обновления         | f <sub>IN</sub>    | Частота обновления входных данных                                  |  |  |  |  |  |
| входных данных             |                    |                                                                    |  |  |  |  |  |
| Выходная частота<br>ЦАП    | f <sub>OUT</sub>   | Частота аналогового сигнала, формируемого ЦАП                      |  |  |  |  |  |
| Входное опорное напряжение | U <sub>REFIN</sub> | Опорное напряжение, подаваемое от внешнего источника на вход REFIO |  |  |  |  |  |

# Лист регистрации изменений

|       | Номера листов (страниц) |        |       | Всего  |           |        |       |          |
|-------|-------------------------|--------|-------|--------|-----------|--------|-------|----------|
| Изм   | номо                    | 20140  |       | анну-  | листов    | N⁰     | Поля  | Пото     |
| ¥13M. |                         |        | новых | лиро-  | (страниц) | докум. | подп. | Дата     |
|       | нснных                  | нснных |       | ванных | в докум.  |        |       |          |
| -     | -                       | -      | все   | -      | 67        |        |       | 21.10.13 |
| 1     | 1                       | -      | -     | -      | -         |        |       | 24.10.13 |
| 2     | 1                       | -      | -     | -      | -         |        |       | 24.12.13 |
| 3     | -                       | 14     | -     | -      | -         |        |       | 14.10.21 |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |
|       |                         |        |       |        |           |        |       |          |