Цена по запросу

Двухъядерный 32-разрядный контроллер архитектуры RISC-V. Содержит энергонезависимую память объемом 4096 Кбайт, широкий набор универсальных и специализированных устройств и периферийных интерфейсов.
Планируемый срок начала поставок – 1 квартал 2026.

Состав и функциональные особенности:
 
– два процессорных ядра RISC-V SRC5 ф. Syntacore (32-бита, 32 регистра, со встроенным умножителем, блоком плавающей точки, поддержкой DSP инструкций, отладчиком) с частотой до 204 МГц;
– 32-канальный DMA контроллер общего назначения с поддержкой операций пересылки периферия-SRAM;
– контроллер внешней памяти (EMC), поддерживающий SRAM, ROM, NOR Flash и SDRAM;
– оперативная память SRAM данных объёмом 1 МБайт с поддержкой ECC;
– Flash-память программ:

  • объёмом 4096 Кбайт с поддержкой ECC и вызовом прерывания по окончании операций записи/стирание (в случае недостижения целевой цены на микроконтроллер возможно пересогласование данного параметра отдельным протоколом);
  • минимальный сегмент стирания не более 2КБайт;
  • поддержка режима RWW (организация памяти – 4х1 Мбайт с независимыми операциями чтения и записи из разных блоков);

– Flash-память данных с возможностью исполнения кода и размещения загрузчика:

  • объемом 512 Кбайт с поддержкой ECC;
  • минимальный сегмент стирания не более 2КБайт;

– память данных типа ОТР объемом 16 КБайт;
– шестнадцать 32-разрядных мультифункциональных таймера с поддержкой PWM и режима захвата со следующими особенностями:

  • индивидуальные регистры периодов;
  • возможность тактировать таймер от пина контроллера;
  • отдельный 16-битный делитель для каждого таймера (в виде счетчика);
  • возможность тактирования таймера от события переполнения другого таймера;
  • настройка направления счета (вверх/вниз);
  • 4 внешних вывода, используемых для тактирования таймера/события захвата/вывода ШИМ (в зависимости от режима – TMR/CAP/PWM);
  • до 8 векторов прерывания с настраиваемым источником (переполнение таймера, событие захвата CAP);
  • 8 компараторов на каждый таймер с функциями захвата/сравнения;
  • без возможности задержки генерации выходного сигнала на настраиваемое кол-во тактов тактирующей частоты,
  • возможность использовать сигналы периферийных блоков (GPIO, ACMP, ADC, PWM) в качестве источников событий захвата
  • возможность одновременного запуска/остановки всех таймеров

– шестнадцать 2-канальных блоков ШИМ аналогичных 1921ВК028;
– часы реального времени RTC c батарейным питанием с тактированием от внешнего генератора 32,768 кГц, контролем генерации и автоматическим переходом на внутренний генератор в случае сбоев с поддержкой режимов:

  • подключения внешнего резонатора (или генератора) 32.768 кГц,
  • работы в режиме SLEEP;

– блок ускорения криптографии, включающий генератор случайных чисел (TRNG), модули вычисления контрольной суммы CRC32 и шифрования по алгоритмам AES 128/256, Кузнечик, Магма, HASH;
– два порта последовательного интерфейса Quad SPI;
– восемь портов UART;
– восемь портов LIN;
– один порт интерфейса Micro-second-channel (MSC);
– восемь портов SPI со следующими особенностями:

  • протоколы SSI, Motorolla, Microwire,
  • настройка полярности и фазы,
  • минимум 2 варианта альтернативных выводов на каждый блок,
  • программное управление скоростью обмена,
  • программируемая длительность информационного кадра от 4 до 32 бит,
  • частота до 50 МГц в режиме ведущего и до 8 МГц в режиме ведомого;

– два контроллера интерфейса I2C;
– четыре двенадцатиканальных 12-битных АЦП со следующими особенностями:

  • максимальная скорость преобразования – 1 MSPS,
  • работа под управлением восьми секвенсоров, каждый из которых позволяет независимо произвести запуск измерений по необходимым каналам АЦП и сгенерировать прерывание,
  • запуск преобразования от внешнего тактового сигнала (таймер, порт, ШИМ),
  • одиночный, циклический режимы работы с перезапуском, с возможностью усреднения результатов,
  • 24 независимых цифровых компаратора, отслеживающих и сравнивающих измерения с пороговыми значениями для формирования прерываний и сигналов управления другими блоками микроконтроллера,
  • восемь буферов результатов измерений (каждый организован по типу FIFO),
  • 2 уровня приоритета каналов;

– два двенадцатиразрядных ЦАП;
– четыре аналоговых компаратора;
– два порта USB 2.0 Full speed, Host/Device  с интегрированным модулем PHY;
– один порт интерфейса Ethernet 10/100/1000 с интегрированным модулем PHY со следующими особенностями:

  • FullDuplex,
  • использование DMA для приема/передачи данных;

– восемь портов интерфейса CAN;
– четыре порта интерфейса I2S;
– датчик температуры;
– порты ввода вывода GPIO со следующими особенностями:

  • разрядность 16-бит;
  • количество GPIO должно быть максимально возможным;
  • возможность чтения состояния вывода в независимости от выбора альтернативных функций;
  • персональная настройка функций каждого пина,
  • возможность изменения состояния выходного пина через дополнительный регистр (SET, CLEAR, TOGGLE, маскированный вывод),
  • возможность настройки прерывания по настраиваемым фронтам входного сигнала.

– корпус QFP-208.

Чертеж корпуса (находится в разработке)
3D-модель (находится в разработке)