Цена по запросу

Двухъядерный 32-разрядный контроллер архитектуры RISC-V. Содержит энергонезависимую память объемом 4096 Кбайт, широкий набор универсальных и специализированных устройств и периферийных интерфейсов.
Планируемый срок начала поставок – 1 квартал 2026.

Состав и функциональные особенности:
– двухъядерное 32-разрядное ЦПУ с поддержкой DSP инструкций, поддержкой набора одноцикловых команд умножения с накоплением, команд централизованного управления потоком данных, арифметических и логических команд, встроенным модулем обработки команд с плавающей запятой с одинарной точностью FPU, поддержкой отладочного интерфейса JTAG;
– блок управления сбросом и синхронизацией RCU, имеющий в своем составе RC-генератор (4 МГц) и 3 синтезатора частоты PLL;
– блок управления системой SIU;
– основная FlashM-память объемом 4 Мбайт с кодом коррекции ECC для хранения кода программ;
– дополнительная FlashD-память объемом 512 Кбайт с кодом коррекции ECC для хранения кода программ;
– однократно программируемая (OTP) память объемом 16 Кбайт для хранения данных;
– кэш команд и кэш данных первого уровня объемом по 32 Кбайт каждый;
– общий кэш второго уровня 128 Кбайт;
– ОЗУ объемом 512 Кбайт с кодом коррекции ECC;
– контроллер внешней памяти (EMC), поддерживающий SRAM, ROM и NOR Flash;
– контроллер внешней памяти SDRAM;
– 32-канальный контроллер прямого доступа к памяти DMA;
– семь 16-разрядных портов ввода-вывода A, B, C, D, E, F, G;
– шестнадцать 32-разрядных таймеров с блоком захвата/сравнения и возможностью генерации ШИМ;
– шестнадцать двухканальных ШИМ-модуляторов;
– интерфейс подключения внешних устройств питания MSC;
– четыре 12-канальных 12-разрядных быстродействующих АЦП с режимами цифрового компаратора;
– два 12-разрядных блока ЦАП;
– датчик температуры TSENSOR, подключаемый к одному из входов АЦП;
– четыре аналоговых компаратора ACMP;
– аппаратный истинный генератор случайных чисел TRNG;
– HASH процессор;
– аппаратный блок для подсчёта циклического избыточного кода (CRC);
– модуль поддержки криптографических вычислений;
– сторожевой таймер WDT;
– блок RTC c батарейным питанием, тактированием от внешнего генератора 32,768 кГц, контролем генерации и автоматическим переходом на внутренний генератор в случае сбоев;
– супервизоры (POR/BOR) и мониторы питания;
– два блока ЦАП;
– контроллеры интерфейсов:
– восемь приемопередатчиков UART (UART0 – UART7);
– восемь контроллеров SPI (SPI0 – SPI7);
– два контроллера QSPI (QSPI0 – QSPI1);
– два контроллера I2S (I2S0 – I2S1);
– восемь контроллеров LIN (LIN0 – LIN7);
– два контроллера I2C (I2С0 – I2С1);
– два контроллера USB 2.0 FullSpeed с интерфейсом UTMI+ (Device, Host);
– блок физического уровня USB1.1 PHY;
– контроллер CAN 2.0b, содержащий 4 узла;
– четыре контроллера CANFD (CANFD0- CANFD3), содержащие по одному узлу в каждом;

– корпус LQFP-208.

Чертеж корпуса
3D-модель (находится в разработке)