Цена по запросу
Планируемый срок начала поставок – 1 квартал 2026.
В состав микроконтроллера входят функциональные элементы:
– 32-разрядное ЦПУ с поддержкой набора одноцикловых команд умножения с накоплением, команд централизованного управления потоком данных, арифметических и логических команд, встроенным модулем обработки команд с плавающей запятой с одинарной точностью FPU, поддержкой отладочного интерфейса JTAG;
– блок управления сбросом и синхронизацией RCU, имеющий в своем составе RC-генератор (4 МГц) и синтезатор частоты PLL;
– блок управления системой SIU;
– основная Flash-память объемом 512 Кбайт;
– кэш команд и кэш данных объемом по 4 Кбайт каждый;
– ОЗУ объемом 32 Кбайт;
– 8-канальный контроллер прямого доступа к памяти DMA;
– один 16-разрядный порт ввода-вывода A;
– один 15-разрядный порт ввода-вывода B;
– два 32-разрядных таймера с блоком захвата/сравнения и возможностью генерации ШИМ;
– три 16-разрядных таймера с блоком захвата/сравнения и возможностью генерации ШИМ;
– 8-канальный 12-разрядный быстродействующий АЦП с режимами цифрового компаратора (ADC);
– 12-разрядный блок ЦАП;
– датчик температуры TSENSOR, подключаемый к одному из входов АЦП;
– сторожевой таймер WDT;
– блок часов реального времени RTC с батарейным питанием;
– супервизор питания POR/BOR;
– контроллеры интерфейсов:
– два приемопередатчика UART (UART0 – UART1);8
– три контроллера SPI (SPI0 – SPI2) с возможностью подключения внешних модулей радиосвязи RF Tx/Rx;
– два контроллера I2C (I2С0 – I2С1);
– контроллер CAN 2.0b;
– корпус LQFP-48.
3D-модель (находится в разработке)